Lógica de umbral alto


La lógica de umbral alto ( HTL ), también conocida como lógica de baja velocidad ( LSL ) o lógica de alto nivel ( HLL ), es una variante de la lógica de diodo-transistor que se utiliza en entornos donde el ruido es muy alto.

Los valores de umbral en la entrada de una puerta lógica determinan si una entrada en particular se interpreta como un 0 lógico o un 1 lógico (p. Ej., Cualquier valor inferior a 1 V es un 0 lógico y cualquier valor superior a 3 V es un 1 lógico). , los valores de umbral son 1V y 3V). HTL incorpora diodos Zener para crear una gran compensación entre los niveles de voltaje lógico 1 y lógico 0. Estos dispositivos generalmente funcionaban con una fuente de alimentación de 15 V y se encontraban en el control industrial , donde el diferencial alto estaba destinado a minimizar el efecto del ruido.

El búfer en este dispositivo es exactamente el mismo que se usó en las etapas de salida de video RGB en circuitos de TV en la forma en que el transistor NPN superior aumenta rápidamente una capacitancia de cátodo con una resistencia de carga relativamente alta en el transistor NPN inferior, mientras que el NPN inferior El transistor controla el encendido del voltaje de salida.

El principio de mejora de las capacidades parásitas de carga-descarga que se utiliza aquí es el mismo que en los circuitos lógicos de umbral alto.


Esquema de la puerta HTL NAND básica sin búfer de tres entradas .
FZH251, cuatro HTL de dos entradas Y
Esquema de una puerta HTL NAND de dos entradas con búfer real FZH101A; PV = 180 mW; tpd = 175 ns.