Sincrónico con la fuente


El reloj de origen síncrono se refiere a una técnica utilizada para sincronizar símbolos en una interfaz digital. Específicamente, se refiere a la técnica de hacer que el dispositivo transmisor envíe una señal de reloj junto con las señales de datos. La sincronización de las señales de datos unidireccionales se refiere al reloj (a menudo llamado estroboscópico) generado por el mismo dispositivo que genera esas señales, y no a un reloj global (es decir, generado por un bus maestro). En comparación con otras topologías de reloj digital como los relojes sincrónicos del sistema, donde se alimenta una fuente de reloj global a todos los dispositivos del sistema, una topología de reloj sincrónico en origen puede alcanzar velocidades mucho más altas.

Este tipo de reloj es común en interfaces de alta velocidad entre micro-chips, incluyendo DDR SDRAM , interfaz SGI XIO , Intel Front Side Bus para los procesadores x86 e Itanium , HyperTransport , SPI-4.2 y muchos otros.

Una razón por la que la sincronización de la fuente es útil es que se ha observado que todos los circuitos dentro de un dispositivo semiconductor dado experimentan aproximadamente la misma variación de proceso-voltaje-temperatura (PVT). Esto significa que el retraso en la propagación de la señal experimentado por los datos a través de un dispositivo rastrea el retraso experimentado por el reloj a través de ese mismo dispositivo a través de PVT. Esta ventaja permite un funcionamiento a mayor velocidad en comparación con la técnica tradicional de proporcionar el reloj desde un tercer dispositivo tanto al transmisor como al receptor. Otro beneficio es que no se requieren circuitos de recuperación de datos de mayor complejidad o de recuperación de datos de reloj (como PLL ) cuando se utiliza esta técnica.

O en lugar de velocidades de reloj más altas, los sistemas grandes que aprovechan el reloj sincrónico de origen pueden tener el beneficio de una mayor tolerancia de la variación PVT de sus componentes individuales.

Los elementos lógicos síncronos , como los flip-flops, tienen criterios de temporización estáticos que deben cumplirse para que funcionen correctamente. En una topología de reloj síncrono del sistema donde se alimenta un reloj con alineación sesgada a todos los dispositivos, los criterios son