De Wikipedia, la enciclopedia libre
Ir a navegaciónSaltar a buscar
Adaptador de interfaz periférica WDC W65C21S (PIA)

El W65C21S es un adaptador de interfaz periférica (PIA) muy flexible para usar con el 65xx de WDC y otras familias de microprocesadores de 8 bits. Es producido por Western Design Center (WDC) .

El W65C21S proporciona control por microprocesador programado de hasta dos dispositivos periféricos (Puerto A y Puerto B). El control de dispositivos periféricos se logra a través de dos puertos de E / S bidireccionales de 8 bits , con registros de dirección de datos diseñados individualmente. Los registros de dirección de datos proporcionan la selección de la dirección del flujo de datos (entrada o salida) en cada puerto de E / S respectivo. La dirección del flujo de datos se puede seleccionar línea por línea con líneas de entrada y salida entremezcladas dentro del mismo puerto. La función de control de interrupciones de "apretón de manos" es proporcionada por cuatro líneas de control periférico. Esta capacidad proporciona un control mejorado sobre las funciones de transferencia de datos entre el microprocesador y los dispositivos periféricos, así como la transferencia de datos bidireccional entre los adaptadores de interfaz periférica W65C21S en sistemas multiprocesador.

El PIA interactúa con la familia de microprocesadores 65xx con una línea de reinicio, una línea de reloj ϕ2, una línea de lectura / escritura, dos líneas de solicitud de interrupción, dos líneas de selección de registro, tres líneas de selección de chip y un bus de datos bidireccional de 8 bits. El PIA se conecta a los dispositivos periféricos con cuatro líneas de interrupción / control y dos buses bidireccionales de 8 bits.

El W65C21S PIA está organizado en dos secciones independientes denominadas Lado A y Lado B. Cada sección consta de Registro de control (CRA, CRB), Registro de dirección de datos (DDRA, DDRB), Registro de salida (ORA, ORB), Control de estado de interrupción (ISCA, ISCB) y los búferes necesarios para impulsar los buses de interfaz periférica. Los búferes de bus de datos (DBB) conectan los datos de las dos secciones al bus de datos, mientras que el registro de entrada de fecha (DIR) conecta los datos de DBB a los registros PIA. Chip Select y interfaz de circuitos de control RWB a las líneas de control del bus del procesador.

Características del W65C21S

  • Tecnología de compuerta de silicio de pozo N CMOS de baja potencia
  • Reemplazo de alta velocidad / bajo consumo para Motorola / Rockwell / AMI / * MOS Technology / MOSTEK / HITACHI / ST Microelectronics / GTE / CMD 6520, 6521, 6820, 6821 PIA
  • Dos puertos de E / S bidireccionales de 8 bits con control de dirección de datos individual.
  • Control automático "Handshake" de las transferencias de datos
  • Dos interrupciones (una para cada puerto) con control de programa
  • Funcionamiento estático a 14 MHz, con salidas de puerto A, CA2 de alta velocidad.
  • Rango de temperatura industrial
  • Versiones de inmersión de plástico de 40 pines y PLCC de plástico de 44 pines
  • Requisitos de suministro de 5 voltios ± 10%
  • Compatible con la familia de microprocesadores 65xx y 68xx

Enlaces externos