Puma (microarquitectura)


La familia Puma 16h es una microarquitectura de bajo consumo de AMD para sus APU . Sucede al Jaguar como versión de segunda generación, se dirige al mismo mercado y pertenece a la misma arquitectura AMD Familia 16h. La línea de procesadores Beema está dirigida a portátiles de bajo consumo, y Mullins apunta al sector de las tabletas.

Al igual que Jaguar, el núcleo de Puma admite los siguientes conjuntos de instrucciones e instrucciones: MMX , SSE , SSE2 , SSE3 , SSSE3 , SSE4a , SSE4.1, SSE4.2, AVX, F16C, CLMUL, AES, BMI1, MOVBE (Move Big -Endian instrucción), XSAVE / XSAVEOPT, ABM (POPCNT / LZCNT) y AMD-V . [1]

AMD lanzó una revisión de la microarquitectura Puma, Puma +, actualizando el decodificador de video de UVD 4.2 a 6.0 y el codificador de video de VCE 2.0 a VCE 3.1.