La ley de Moore es la observación de que el número de transistores en un circuito integrado denso (IC) se duplica aproximadamente cada dos años. La ley de Moore es una observación y proyección de una tendencia histórica. Más que una ley de la física , es una relación empírica vinculada a las ganancias de la experiencia en la producción.
La observación lleva el nombre de Gordon Moore , cofundador de Fairchild Semiconductor e Intel (y ex director ejecutivo de esta última), quien en 1965 postuló una duplicación cada año en el número de componentes por circuito integrado, [a] y proyectó esta tasa de crecimiento continuaría durante al menos otra década. En 1975, mirando hacia la próxima década, revisó el pronóstico para duplicar cada dos años, una tasa de crecimiento anual compuesta (CAGR) del 41%. Si bien Moore no utilizó evidencia empírica para pronosticar que la tendencia histórica continuaría, su predicción se mantuvo desde 1975 y desde entonces se conoce como una "ley".
La predicción de Moore se ha utilizado en la industria de los semiconductores para orientar la planificación a largo plazo y establecer objetivos para la investigación y el desarrollo , funcionando así hasta cierto punto como una profecía autocumplida . Los avances en la electrónica digital , como la reducción de los precios de los microprocesadores ajustados por calidad , el aumento de la capacidad de memoria ( RAM y flash ), la mejora de los sensores e incluso la cantidad y tamaño de píxeles en las cámaras digitales , están fuertemente vinculados a la ley de Moore. . Estos cambios escalonados en la electrónica digital han sido una fuerza impulsora del cambio tecnológico y social, la productividad y el crecimiento económico.
Los expertos de la industria no han llegado a un consenso sobre cuándo dejará de aplicarse la ley de Moore exactamente. Los arquitectos de microprocesadores informan que el avance de los semiconductores se ha desacelerado en toda la industria desde aproximadamente 2010, por debajo del ritmo previsto por la ley de Moore. Sin embargo, a partir de 2018 [actualizar], los principales fabricantes de semiconductores han desarrollado procesos de fabricación de circuitos integrados en producción en masa que, según se afirma, siguen el ritmo de la ley de Moore.
Historia
En 1959, Douglas Engelbart discutió la reducción de escala proyectada del tamaño del circuito integrado (IC) en el artículo "Microelectrónica y el arte de la similitud". [2] [3] Engelbart presentó sus ideas en la Conferencia Internacional de Circuitos de Estado Sólido de 1960 , donde Moore estuvo presente entre la audiencia. [4]
Ese mismo año, Mohamed Atalla y Dawon Kahng inventaron el MOSFET (transistor de efecto de campo semiconductor de óxido metálico), también conocido como transistor MOS, en Bell Labs . [5] El MOSFET fue el primer transistor verdaderamente compacto que pudo ser miniaturizado y producido en masa para una amplia gama de usos, [6] con su alta escalabilidad [7] y bajo consumo de energía, lo que resultó en una mayor densidad de transistores [8] y haciendo posible la construcción de chips IC de alta densidad . [9] A principios de la década de 1960, Gordon E. Moore reconoció que las características eléctricas y de escala ideales de los dispositivos MOSFET conducirían a un rápido aumento de los niveles de integración y un crecimiento sin precedentes en las aplicaciones electrónicas . [10]
En 1965, se le pidió a Gordon Moore, quien en ese momento trabajaba como director de investigación y desarrollo en Fairchild Semiconductor , que contribuyera a la edición del trigésimo quinto aniversario de la revista Electronics con una predicción sobre el futuro de la industria de componentes de semiconductores en el futuro. los próximos diez años. Su respuesta fue un breve artículo titulado "Colocando más componentes en circuitos integrados". [1] [11] [b] En su editorial, especuló que para 1975 sería posible contener hasta 65.000 componentes en un solo semiconductor de un cuarto de pulgada cuadrada.
La complejidad de los costos mínimos de los componentes ha aumentado a una tasa de aproximadamente un factor de dos por año. Ciertamente, a corto plazo, se puede esperar que esta tasa continúe, si no que aumente. A más largo plazo, la tasa de aumento es un poco más incierta, aunque no hay razón para creer que no se mantendrá casi constante durante al menos 10 años. [1]
Moore postuló una relación logarítmica lineal entre la complejidad del dispositivo (mayor densidad del circuito a un costo reducido) y el tiempo. [14] [15] En una entrevista de 2015, Moore señaló sobre el artículo de 1965: "... Acabo de hacer una extrapolación salvaje diciendo que va a seguir duplicándose cada año durante los próximos 10 años". [dieciséis]
En 1974, Robert H. Dennard en IBM reconoció la tecnología de escalado rápido MOSFET y formuló lo que se conoció como escalado Dennard , que describe que a medida que los transistores MOS se hacen más pequeños, su densidad de potencia se mantiene constante de modo que el uso de energía permanece en proporción con el área. [17] [18] El escalado y miniaturización de MOSFET han sido las fuerzas impulsoras clave detrás de la ley de Moore. [19] La evidencia de la industria de los semiconductores muestra que esta relación inversa entre la densidad de potencia y la densidad de área se rompió a mediados de la década de 2000. [20]
En la Reunión Internacional de Dispositivos Electrónicos IEEE de 1975 , Moore revisó su tasa de pronóstico, [21] [22] prediciendo que la complejidad de los semiconductores continuaría duplicándose anualmente hasta aproximadamente 1980, después de lo cual disminuiría a una tasa de duplicarse aproximadamente cada dos años. [22] [23] [24] Esbozó varios factores que contribuyen a este comportamiento exponencial: [14] [15]
- El advenimiento de la tecnología de semiconductores de óxido de metal (MOS)
- La tasa exponencial de aumento en los tamaños de las matrices, junto con una disminución en las densidades defectuosas, con el resultado de que los fabricantes de semiconductores podrían trabajar con áreas más grandes sin perder rendimientos de reducción
- Dimensiones mínimas más finas
- Lo que Moore llamó "inteligencia de circuitos y dispositivos"
Poco después de 1975, el profesor de Caltech Carver Mead popularizó el término "ley de Moore". [25] [26] La ley de Moore finalmente llegó a ser ampliamente aceptada como un objetivo para la industria de los semiconductores, y fue citada por los competidores fabricantes de semiconductores mientras se esforzaban por aumentar la potencia de procesamiento. Moore vio la ley del mismo nombre como sorprendente y optimista: "La ley de Moore es una violación de la ley de Murphy . Todo se pone cada vez mejor". [27] La observación incluso fue vista como una profecía autocumplida . [28] [29]
El período de duplicación a menudo se cita erróneamente como 18 meses debido a una predicción del colega de Moore, el ejecutivo de Intel, David House. En 1975, House señaló que la ley revisada de Moore de duplicar el recuento de transistores cada 2 años implicaba a su vez que el rendimiento del chip de computadora se duplicaría aproximadamente cada 18 meses [30] (sin aumento en el consumo de energía). [31] La ley de Moore está estrechamente relacionada con el escalado MOSFET, [19] ya que el escalado rápido y la miniaturización de los MOSFET [7] [32] es la fuerza impulsora clave detrás de la ley de Moore. [19] [8] Matemáticamente, la ley de Moore predijo que el número de transistores se duplicaría cada 2 años debido a la reducción de las dimensiones de los transistores y otras mejoras. Como consecuencia de la reducción de las dimensiones, la escala de Dennard predijo que el consumo de energía por unidad de área se mantendría constante. Combinando estos efectos, David House dedujo que el rendimiento del chip de computadora se duplicaría aproximadamente cada 18 meses. También debido a la escala de Dennard, este aumento de rendimiento no iría acompañado de un aumento de potencia, es decir, la eficiencia energética de los chips de computadora basados en silicio se duplica aproximadamente cada 18 meses. La escala de Dennard terminó en la década de 2000. [20] Koomey demostró más tarde que una tasa similar de mejora de la eficiencia es anterior a los chips de silicio y la Ley de Moore, para tecnologías como los tubos de vacío.
Los arquitectos de microprocesadores informan que desde aproximadamente 2010, el avance de los semiconductores se ha desacelerado en toda la industria por debajo del ritmo previsto por la ley de Moore. [20] Brian Krzanich , ex director ejecutivo de Intel, citó la revisión de 1975 de Moore como un precedente para la desaceleración actual, que resulta de desafíos técnicos y es "una parte natural de la historia de la ley de Moore". [33] [34] [35] La tasa de mejora en las dimensiones físicas conocida como escala de Dennard también terminó a mediados de la década de 2000. Como resultado, gran parte de la industria de los semiconductores ha cambiado su enfoque hacia las necesidades de las principales aplicaciones informáticas en lugar del escalado de semiconductores. [28] [36] [20] No obstante, los principales fabricantes de semiconductores TSMC y Samsung Electronics han afirmado seguir el ritmo de la ley de Moore [37] [38] [39] [40] [41] [42] con 10 nm y 7 nm nodos en producción en masa [37] [38] y nodos de 5 nm en producción de riesgo. [43] [44]
Segunda ley de Moore
A medida que cae el costo de la energía de la computadora para el consumidor , el costo para los productores de cumplir con la ley de Moore sigue una tendencia opuesta: los costos de I + D, fabricación y pruebas han aumentado constantemente con cada nueva generación de chips. El aumento de los costos de fabricación es una consideración importante para el sostenimiento de la ley de Moore. [45] Esto había llevado a la formulación de la segunda ley de Moore , también llamada ley de Rock, que es que el costo de capital de una fábrica de semiconductores también aumenta exponencialmente con el tiempo. [46] [47]
Principales factores habilitantes
Numerosas innovaciones de científicos e ingenieros han sostenido la ley de Moore desde el comienzo de la era de la IC. Algunas de las innovaciones clave se enumeran a continuación, como ejemplos de avances que han avanzado la tecnología de fabricación de dispositivos semiconductores y circuitos integrados , lo que permite que el número de transistores crezca en más de siete órdenes de magnitud en menos de cinco décadas.
- Circuito integrado: la razón de ser de la ley de Moore. El IC híbrido de germanio fue inventado por Jack Kilby en Texas Instruments en 1958, [48] seguido por la invención del chip IC monolítico de silicio por Robert Noyce en Fairchild Semiconductor en 1959. [49]
- MOSFET - Inventado en Bell Labs en 1959, [5] fue el primer transistor que pudo ser miniaturizado y producido en masa, [6] [50] [51] debido a su alta escalabilidad. [7] [9]
- CMOS (semiconductor de óxido de metal complementario): el proceso CMOS fue inventado por Chih-Tang Sah y Frank Wanlass en Fairchild Semiconductor en 1963. [52] [53] [54]
- Memoria dinámica de acceso aleatorio ( DRAM ) - La DRAM bipolar fue desarrollada por Toshiba en 1965, [55] [56] y luego MOS DRAM fue desarrollada independientemente por Robert H. Dennard en IBM en 1967. [57] MOS DRAM hizo posible fabrique celdas de memoria de un solo transistor en chips IC.
- Fotoprotector químicamente amplificado - Inventado por Hiroshi Ito, C. Grant Willson y JMJ Fréchet en IBM alrededor de 1980, [58] [59] [60] que era 5-10 veces más sensible a la luz ultravioleta. [61] IBM introdujo fotorresistencia químicamente amplificada para la producción de DRAM a mediados de la década de 1980. [62] [63]
- Profunda UV láser excimer fotolitografía - Inventado por Kanti Jain [64] en IBM alrededor del año 1980. [65] [66] [67] Antes de esto, el láser excimer se habían utilizado principalmente como dispositivos de investigación ya su desarrollo en la década de 1970. [68] [69] Desde una perspectiva científica más amplia, la invención de la litografía con láser excimer se ha destacado como uno de los principales hitos en los 50 años de historia del láser. [70] [71]
- Interconnect innovaciones - innovaciones de interconexión de la década de 1990, incluyendo pulido químico mecánico o planarización químico mecánico (CMP), el aislamiento zanja, y se interconecta-Aunque el cobre no directamente un factor en la creación de pequeños transistores-han permitido mejorar la oblea rendimiento, adicionales capas de metal cables, menor espaciado de dispositivos y menor resistencia eléctrica. [72] [73] [74]
Los mapas de ruta de la tecnología de la industria informática predijeron en 2001 que la ley de Moore continuaría durante varias generaciones de chips semiconductores. [75]
Tendencias recientes
Uno de los desafíos clave de la ingeniería de transistores a nanoescala del futuro es el diseño de puertas. A medida que la dimensión del dispositivo se reduce, el control del flujo de corriente en el canal delgado se vuelve más difícil. En comparación con los FinFET, que tienen dieléctrico de compuerta en tres lados del canal, la estructura MOSFET de compuerta todo alrededor ( GAAFET ) tiene un control de compuerta aún mejor.
- Un MOSFET de puerta todo alrededor fue demostrado por primera vez en 1988, por un equipo de investigación de Toshiba dirigido por Fujio Masuoka , quien demostró un GAAFET de nanocables vertical al que llamó un "transistor de puerta circundante" (SGT). [76] [77] Masuoka, mejor conocido como el inventor de la memoria flash , más tarde dejó Toshiba y fundó Unisantis Electronics en 2004 para investigar la tecnología de puertas circundantes junto con la Universidad de Tohoku . [78]
- En 2006, un equipo de investigadores coreanos del Instituto Avanzado de Ciencia y Tecnología de Corea (KAIST) y el Centro Nacional Nano Fab desarrollaron un transistor de 3 nm , el dispositivo nanoelectrónico más pequeño del mundo hasta el momento, basado en la tecnología FinFET. [79] [80]
- En 2010, investigadores del Instituto Nacional Tyndall en Cork, Irlanda, anunciaron un transistor sin conexiones. Una puerta de control envuelta alrededor de un nanoalambre de silicio puede controlar el paso de electrones sin el uso de uniones o dopaje. Afirman que estos pueden producirse a una escala de 10 nanómetros utilizando técnicas de fabricación existentes. [81]
- En 2011, investigadores de la Universidad de Pittsburgh anunciaron el desarrollo de un transistor de un solo electrón, de 1,5 nanómetros de diámetro, fabricado con materiales a base de óxido. Tres "cables" convergen en una "isla" central que puede albergar uno o dos electrones. Los electrones hacen un túnel de un cable a otro a través de la isla. Las condiciones en el tercer cable dan como resultado propiedades conductoras distintas, incluida la capacidad del transistor para actuar como una memoria de estado sólido. [82] Los transistores de nanocables podrían estimular la creación de computadoras microscópicas. [83] [84] [85]
- En 2012, un equipo de investigación de la Universidad de Nueva Gales del Sur anunció el desarrollo del primer transistor en funcionamiento que consiste en un solo átomo colocado con precisión en un cristal de silicio (no solo tomado de una gran muestra de transistores aleatorios). [86] La ley de Moore predijo que este hito se alcanzaría para los circuitos integrados en el laboratorio para 2020.
- En 2015, IBM demostró chips de nodo de 7 nm con transistores de silicio-germanio producidos utilizando EUVL . La compañía cree que esta densidad de transistores sería cuatro veces mayor que la de los chips actuales de 14 nm . [87]
- Samsung y TSMC planean fabricar nodos GAAFET de 3 nm para 2021–2022. [88] [89] Tenga en cuenta que los nombres de los nodos, como 3 nm, no tienen relación con el tamaño físico de los elementos del dispositivo (transistores).
- Un equipo de investigación de Toshiba que incluía a T. Imoto, M. Matsui y C. Takubo desarrolló un proceso de unión de obleas "Módulo de bloque de sistema" para fabricar paquetes de CI 3D en 2001. [90] [91] En abril de 2007, Toshiba introdujo un sistema de ocho capas 3D IC, el chip de memoria flash NAND integrado THGAM de 16 GB que se fabricó con ocho chips flash NAND de 2 GB apilados . [92] En septiembre de 2007, Hynix presentó IC 3D de 24 capas, un chip de memoria flash de 16 GB que se fabricó con 24 chips flash NAND apilados mediante un proceso de unión de obleas. [93]
- V-NAND , también conocido como 3D NAND, permite que las celdas de memoria flash se apilen verticalmente utilizando la tecnología flash de trampa de carga presentada originalmente por John Szedon en 1967, lo que aumenta significativamente la cantidad de transistores en un chip de memoria flash. Toshiba anunció por primera vez 3D NAND en 2007. [94] V-NAND fue fabricado comercialmente por primera vez por Samsung Electronics en 2013. [95] [96] [97]
- En 2008, los investigadores de HP Labs anunciaron un memristor en funcionamiento , un cuarto elemento de circuito pasivo básico cuya existencia solo se había teorizado anteriormente. Las propiedades únicas del memristor permiten la creación de dispositivos electrónicos más pequeños y de mejor rendimiento. [98]
- En 2014, los bioingenieros de la Universidad de Stanford desarrollaron un circuito inspirado en el cerebro humano. Dieciséis chips "Neurocore" simulan un millón de neuronas y miles de millones de conexiones sinápticas, que se dice que son 9.000 veces más rápidas y más eficientes energéticamente que una PC normal. [99]
- En 2015, Intel y Micron anunciaron 3D XPoint , una memoria no volátil que afirmaba ser significativamente más rápida con una densidad similar en comparación con NAND. La producción programada para comenzar en 2016 se retrasó hasta el segundo semestre de 2017. [100] [101] [102]
- En 2017, Samsung combinó su tecnología V-NAND con el apilamiento eUFS 3D IC para producir un chip de memoria flash de 512 GB, con ocho matrices V-NAND de 64 capas apiladas. [103] En 2019, Samsung produjo un chip flash de 1 TB con ocho matrices V-NAND de 96 capas apiladas, junto con tecnología de celda de cuatro niveles (QLC) ( 4 bits por transistor), [104] [105] equivalente a 2 billones de transistores, la cantidad de transistores más alta de cualquier chip IC.
- En 2020, Samsung Electronics planea producir el nodo de 5 nm , utilizando tecnología FinFET y EUV . [38] [ necesita actualización ]
- En mayo de 2021, IBM anuncia la creación del primer chip de computadora de 2 nm , con partes supuestamente más pequeñas que el ADN humano. [106]
Los arquitectos de microprocesadores informan que el avance de los semiconductores se ha desacelerado en toda la industria desde aproximadamente 2010, por debajo del ritmo previsto por la ley de Moore. [20] Brian Krzanich, ex director ejecutivo de Intel, anunció: "Nuestra cadencia hoy está más cerca de dos años y medio que de dos". [107] Intel declaró en 2015 que las mejoras en los dispositivos MOSFET se han ralentizado, comenzando en el ancho de función de 22 nm alrededor de 2012 y continuando en 14 nm . [108]
Se han alcanzado los límites físicos para el escalado del transistor debido a las fugas de la fuente al drenaje, los metales de compuerta limitados y las opciones limitadas para el material del canal. Se están investigando otros enfoques, que no se basan en el escalado físico. Estos incluyen el estado de espín de la espintrónica electrónica , las uniones en túnel y el confinamiento avanzado de los materiales del canal a través de la geometría de nanoalambres. [109] Las opciones de memoria y lógica basadas en espines se están desarrollando activamente en los laboratorios. [110] [111]
Investigación de materiales alternativos
La gran mayoría de los transistores actuales en circuitos integrados están compuestos principalmente de silicio dopado y sus aleaciones. A medida que el silicio se fabrica en transistores de un solo nanómetro, los efectos de canal corto cambian negativamente las propiedades materiales deseadas del silicio como transistor funcional. A continuación se muestran varios sustitutos que no son de silicio en la fabricación de pequeños transistores nanométricos.
Un material propuesto es el arseniuro de indio y galio , o InGaAs. En comparación con sus homólogos de silicio y germanio, los transistores InGaAs son más prometedores para futuras aplicaciones lógicas de alta velocidad y baja potencia. Debido a las características intrínsecas de los semiconductores compuestos III-V , los transistores de efecto túnel y de pozo cuántico basados en InGaAs se han propuesto como alternativas a los diseños MOSFET más tradicionales.
- A principios de la década de 2000, Gurtej Singh Sandhu de Micron Technology inventó los procesos de deposición de capa atómica de película de alto κ y de doble patrón de tono , extendiendo la ley de Moore para la tecnología CMOS planar a una clase de 30 nm y menos.
- En 2009, Intel anunció el desarrollo de transistores de pozo cuántico InGaAs de 80 nanómetros . Los dispositivos de pozo cuántico contienen un material intercalado entre dos capas de material con una banda prohibida más amplia. A pesar de ser el doble del tamaño de los transistores de silicio puro líderes en ese momento, la compañía informó que funcionaban igual de bien y consumían menos energía. [112]
- En 2011, los investigadores de Intel demostraron transistores InGaAs de tres puertas 3-D con características de fuga mejoradas en comparación con los diseños planos tradicionales. La compañía afirma que su diseño logró la mejor electrostática de cualquier transistor semiconductor compuesto III-V. [113] En la Conferencia Internacional de Circuitos de Estado Sólido de 2015 , Intel mencionó el uso de compuestos III-V basados en dicha arquitectura para su nodo de 7 nanómetros. [114] [115]
- En 2011, investigadores de la Universidad de Texas en Austin desarrollaron transistores de efecto de campo de tunelización InGaAs capaces de corrientes de funcionamiento más altas que los diseños anteriores. Los primeros diseños de TFET III-V fueron demostrados en 2009 por un equipo conjunto de la Universidad de Cornell y la Universidad Estatal de Pensilvania . [116] [117]
- En 2012, un equipo de Microsystems Technology Laboratories del MIT desarrolló un transistor de 22 nm basado en InGaAs que, en ese momento, era el transistor sin silicio más pequeño jamás construido. El equipo utilizó técnicas que se utilizan actualmente en la fabricación de dispositivos de silicio y tiene como objetivo un mejor rendimiento eléctrico y una reducción a una escala de 10 nanómetros . [118]
La investigación en computación biológica muestra que el material biológico tiene una densidad de información y una eficiencia energética superiores en comparación con la computación basada en silicio. [119]
Se están estudiando varias formas de grafeno para la electrónica del grafeno , por ejemplo, los transistores de nanocintas de grafeno se han mostrado muy prometedores desde su aparición en publicaciones en 2008 (el grafeno a granel tiene una banda prohibida de cero y, por lo tanto, no se puede utilizar en transistores debido a su conductividad constante, un Incapacidad para apagar. Los bordes en zigzag de las nanocintas introducen estados de energía localizados en las bandas de conducción y valencia y, por lo tanto, una banda prohibida que permite la conmutación cuando se fabrica como un transistor. Como ejemplo, un GNR típico de ancho de 10 nm tiene una banda prohibida deseable energía de 0,4 eV. [120] [121] ) Sin embargo, será necesario realizar más investigaciones en capas de grafeno por debajo de 50 nm, ya que su valor de resistividad aumenta y, por lo tanto, la movilidad de los electrones disminuye. [120]
Pronósticos y hojas de ruta
En abril de 2005, Gordon Moore declaró en una entrevista que la proyección no se puede sostener indefinidamente: "No puede continuar para siempre. La naturaleza de las exponenciales es que las expulsas y eventualmente ocurre un desastre". También señaló que los transistores eventualmente alcanzarían los límites de la miniaturización a niveles atómicos :
En términos de tamaño [de los transistores], puede ver que nos estamos acercando al tamaño de los átomos, lo cual es una barrera fundamental, pero pasarán dos o tres generaciones antes de que lleguemos tan lejos, pero eso es todo lo que hemos dicho. alguna vez he podido ver. Tenemos otros 10 a 20 años antes de que alcancemos un límite fundamental. Para entonces podrán fabricar chips más grandes y tener presupuestos de transistores de miles de millones. [122]
En 2016, la Hoja de ruta tecnológica internacional para semiconductores , después de utilizar la Ley de Moore para impulsar la industria desde 1998, produjo su hoja de ruta final. Ya no centró su plan de investigación y desarrollo en la ley de Moore. En cambio, describió lo que podría llamarse la estrategia Más que Moore en la que las necesidades de las aplicaciones impulsan el desarrollo de chips, en lugar de centrarse en el escalado de semiconductores. Los controladores de aplicaciones van desde teléfonos inteligentes hasta inteligencia artificial y centros de datos. [123]
IEEE inició una iniciativa de elaboración de mapas de carreteras en 2016, Rebooting Computing , denominada Hoja de ruta internacional para dispositivos y sistemas (IRDS). [124]
La mayoría de los pronosticadores, incluido Gordon Moore, [125] esperan que la ley de Moore termine alrededor de 2025. [126] [123] [127] Aunque la ley de Moore alcanzará una limitación física, muchos pronosticadores son optimistas sobre la continuación del progreso tecnológico en una variedad de de otras áreas, incluidas las nuevas arquitecturas de chips, la computación cuántica y la inteligencia artificial y el aprendizaje automático. [128] [129]
Consecuencias
La electrónica digital ha contribuido al crecimiento económico mundial a finales del siglo XX y principios del XXI. [130] La principal fuerza impulsora del crecimiento económico es el crecimiento de la productividad , [131] y la ley de Moore influye en la productividad. Moore (1995) esperaba que "la tasa de progreso tecnológico se vaya a controlar a partir de las realidades financieras". [132] Sin embargo, lo contrario podría ocurrir y sucedió a fines de la década de 1990, cuando los economistas informaron que "el crecimiento de la productividad es el indicador económico clave de la innovación". [133] La ley de Moore describe una fuerza impulsora del cambio tecnológico y social, la productividad y el crecimiento económico. [134] [135] [131]
Una aceleración en la tasa de progreso de los semiconductores contribuyó a un aumento repentino en el crecimiento de la productividad de EE. UU., [136] [137] [138] que alcanzó el 3,4% anual en 1997-2004, superando el 1,6% anual durante 1972-1996 y 2005 –2013. [139] Como señala el economista Richard G. Anderson, "Numerosos estudios han rastreado la causa de la aceleración de la productividad hasta las innovaciones tecnológicas en la producción de semiconductores que redujeron drásticamente los precios de dichos componentes y de los productos que los contienen (además de expandir las capacidades de dichos productos) ". [140]
La principal implicación negativa de la ley de Moore es que la obsolescencia empuja a la sociedad contra los límites del crecimiento . A medida que las tecnologías continúan "mejorando" rápidamente, vuelven obsoletas las tecnologías predecesoras. En situaciones en las que la seguridad y la supervivencia del hardware o los datos son primordiales, o en las que los recursos son limitados, la rápida obsolescencia a menudo plantea obstáculos para operaciones fluidas o continuas. [141]
Debido a la huella de recursos intensiva y los materiales tóxicos utilizados en la producción de computadoras, la obsolescencia conduce a graves impactos ambientales dañinos . Los estadounidenses tiran 400.000 teléfonos celulares cada día, [142] , pero este alto nivel de obsolescencia parece empresas como una oportunidad para generar ventas regulares de costosos equipos nuevos, en vez de retener un dispositivo por un período de tiempo más largo, lo que lleva a la industria utilizando planeado la obsolescencia como centro de beneficios . [143]
Una fuente alternativa de rendimiento mejorado son las técnicas de microarquitectura que aprovechan el crecimiento del número de transistores disponibles. La ejecución fuera de orden y el almacenamiento en caché en chip y la captación previa reducen el cuello de botella de latencia de la memoria a expensas de utilizar más transistores y aumentar la complejidad del procesador. Estos aumentos se describen empíricamente mediante la regla de Pollack , que establece que los aumentos de rendimiento debido a las técnicas de microarquitectura se aproximan a la raíz cuadrada de la complejidad (número de transistores o área) de un procesador. [144]
Durante años, los fabricantes de procesadores ofrecieron aumentos en las velocidades de reloj y el paralelismo a nivel de instrucción , de modo que el código de un solo subproceso se ejecuta más rápido en los procesadores más nuevos sin modificaciones. [145] Ahora, para gestionar la disipación de energía de la CPU , los fabricantes de procesadores favorecen los diseños de chips de varios núcleos , y el software debe escribirse de forma multiproceso para aprovechar al máximo el hardware. Muchos paradigmas de desarrollo de subprocesos múltiples introducen gastos generales y no verán un aumento lineal en la velocidad frente al número de procesadores. Esto es particularmente cierto al acceder a recursos compartidos o dependientes, debido a la contención de bloqueos . Este efecto se hace más notorio a medida que aumenta el número de procesadores. Hay casos en los que un aumento de aproximadamente un 45% en los transistores del procesador se ha traducido en un aumento de aproximadamente un 10-20% en la potencia de procesamiento. [146]
Por otro lado, los fabricantes están agregando unidades de procesamiento especializadas para manejar características como gráficos, video y criptografía. Por ejemplo, la extensión de JavaScript paralela de Intel no solo agrega soporte para múltiples núcleos, sino también para las otras características de procesamiento no general de sus chips, como parte de la migración en la secuencia de comandos del lado del cliente hacia HTML5 . [147]
La ley de Moore ha afectado significativamente el desempeño de otras tecnologías: Michael S. Malone escribió sobre la Guerra de Moore después del aparente éxito de la conmoción y el asombro en los primeros días de la Guerra de Irak . El progreso en el desarrollo de armas guiadas depende de la tecnología electrónica. [148] Las mejoras en la densidad del circuito y el funcionamiento de baja potencia asociadas con la ley de Moore también han contribuido al desarrollo de tecnologías, incluidos los teléfonos móviles [149] y la impresión 3D . [150]
Otras formulaciones y observaciones similares
Varias medidas de tecnología digital están mejorando a tasas exponenciales relacionadas con la ley de Moore, incluido el tamaño, el costo, la densidad y la velocidad de los componentes. Moore escribió solo sobre la densidad de los componentes, "un componente es un transistor, resistor, diodo o capacitor", [132] a un costo mínimo.
Transistores por circuito integrado : la formulación más popular es la de duplicar el número de transistores en los circuitos integrados cada dos años. A fines de la década de 1970, la ley de Moore se conoció como el límite para el número de transistores en los chips más complejos. El gráfico en la parte superior muestra que esta tendencia es cierta hoy. A partir de 2017, el procesador disponible comercialmente que posee la mayor cantidad de transistores es el Centriq de 48 núcleos con más de 18 mil millones de transistores. [151]
Densidad al costo mínimo por transistor : esta es la formulación dada en el artículo de Moore de 1965. [1] No se trata solo de la densidad de transistores que se puede lograr, sino de la densidad de transistores a la que el costo por transistor es el más bajo. [152] A medida que se colocan más transistores en un chip, el costo de fabricación de cada transistor disminuye, pero aumenta la posibilidad de que el chip no funcione debido a un defecto. En 1965, Moore examinó la densidad de transistores a la que se minimiza el costo y observó que, a medida que los transistores se hicieron más pequeños gracias a los avances en fotolitografía , este número aumentaría a "una tasa de aproximadamente un factor de dos por año". [1]
Escala de Dennard : esto postula que el uso de energía disminuiría en proporción al área (tanto el voltaje como la corriente son proporcionales a la longitud) de los transistores. Combinado con la ley de Moore, el rendimiento por vatio aumentaría aproximadamente al mismo ritmo que la densidad de transistores, duplicándose cada uno o dos años. Según Dennard, las dimensiones de los transistores de escalado se escalarían en un 30% (0,7x) en cada generación de tecnología, reduciendo así su área en un 50%. Esto reduciría el retraso en un 30% (0,7x) y, por lo tanto, aumentaría la frecuencia de funcionamiento en aproximadamente un 40% (1,4x). Finalmente, para mantener constante el campo eléctrico, el voltaje se reduciría en un 30%, reduciendo la energía en un 65% y la potencia (a una frecuencia de 1.4x) en un 50%. [c] Por lo tanto, en cada generación de tecnología la densidad de transistores se duplicaría, el circuito se volvería un 40% más rápido, mientras que el consumo de energía (con el doble de transistores) se mantendría igual. [153] La escala de Dennard terminó en 2005-2010, debido a las corrientes de fuga. [20]
El crecimiento exponencial del transistor del procesador predicho por Moore no siempre se traduce en un rendimiento práctico exponencialmente mayor de la CPU. Desde aproximadamente 2005-2007, la escala de Dennard ha terminado, por lo que, aunque la ley de Moore continuó durante varios años después de eso, no ha producido dividendos en un mejor desempeño. [17] [154] La razón principal citada para la avería es que en tamaños pequeños, la fuga de corriente plantea mayores desafíos y también hace que el chip se caliente, lo que crea una amenaza de fuga térmica y, por lo tanto, aumenta aún más los costos de energía. [17] [154] [20]
El desglose de la escala de Dennard provocó un mayor enfoque en los procesadores multinúcleo, pero las ganancias ofrecidas al cambiar a más núcleos son menores que las ganancias que se lograrían si continuara la escala de Dennard. [155] [156] En otra desviación de la escala de Dennard, los microprocesadores Intel adoptaron un FinFET de triple puerta no plano a 22 nm en 2012 que es más rápido y consume menos energía que un transistor plano convencional. [157] La tasa de mejora del rendimiento de los microprocesadores de un solo núcleo se ha reducido significativamente. [158] El rendimiento de un solo núcleo mejoró un 52% anual en 1986-2003 y un 23% anual en 2003-2011, pero se redujo a solo un siete por ciento anual en 2011-2018 ". [158]
Precio ajustado por calidad de los equipos de TI : el precio de la tecnología de la información (TI), las computadoras y los equipos periféricos, ajustado por calidad e inflación, disminuyó un 16 por ciento anual en promedio durante las cinco décadas comprendidas entre 1959 y 2009. [159] [160] El Sin embargo, el ritmo se aceleró hasta el 23% anual en 1995-1999 debido a una innovación de TI más rápida [133] y, posteriormente, se redujo al 2% anual en 2010-2013. [159] [161]
Si bien continúa la mejora del precio de los microprocesadores ajustados por calidad [162], la tasa de mejora también varía y no es lineal en una escala logarítmica. La mejora de los precios de los microprocesadores se aceleró a finales de la década de 1990, alcanzando el 60% anual (reduciendo a la mitad cada nueve meses) frente a la tasa típica de mejora del 30% (reduciendo a la mitad cada dos años) durante los años anteriores y posteriores. [163] [164] Los microprocesadores de portátiles en particular mejoraron entre un 25% y un 35% por año en 2004-2010 y se desaceleraron a un 15% -25% por año en 2010-2013. [165]
La cantidad de transistores por chip no puede explicar completamente los precios de los microprocesadores ajustados por calidad. [163] [166] [167] El artículo de Moore 1995 no limita la ley de Moore a la estricta linealidad o al número de transistores, "La definición de 'Ley de Moore' ha llegado a referirse a casi cualquier cosa relacionada con la industria de los semiconductores que en un semi log plot se aproxima a una línea recta. Dudo en revisar sus orígenes y, al hacerlo, restringir su definición ". [132]
Densidad de área de la unidad de disco duro: en 2005 se hizo una predicción similar (a veces llamada ley de Kryder ) para la densidad de área de la unidad de disco duro . [168] La predicción se consideró más tarde como demasiado optimista. Varias décadas de rápido progreso en la densidad de área se desaceleró alrededor de 2010, de 30 a 100% por año a 10 a 15% por año, debido al ruido relacionado con el tamaño de grano más pequeño del disco, la estabilidad térmica y la capacidad de escritura utilizando los campos magnéticos disponibles. [169] [170]
Capacidad de fibra óptica : la cantidad de bits por segundo que se pueden enviar por una fibra óptica aumenta exponencialmente, más rápido que la ley de Moore. Ley de Keck , en honor a Donald Keck . [171]
Capacidad de la red : según Gerry / Gerald Butters, [172] [173] el ex director del Grupo de redes ópticas de Lucent en Bell Labs, hay otra versión, llamada Ley de la fotónica de Butters, [174] una formulación que deliberadamente se asemeja a la ley de Moore. . La ley de Butters dice que la cantidad de datos que salen de una fibra óptica se duplica cada nueve meses. [175] Por tanto, el coste de transmitir un bit a través de una red óptica se reduce a la mitad cada nueve meses. La disponibilidad de multiplexación por división de longitud de onda (a veces llamada WDM) aumentó la capacidad que podría colocarse en una sola fibra hasta en un factor de 100. Las redes ópticas y la multiplexación por división de longitud de onda densa (DWDM) están reduciendo rápidamente el costo de la creación de redes, y parece estar asegurado un mayor progreso. Como resultado, el precio mayorista del tráfico de datos colapsó en la burbuja de las punto com . La ley de Nielsen dice que el ancho de banda disponible para los usuarios aumenta en un 50% anual. [176]
Píxeles por dólar : de manera similar, Barry Hendy de Kodak Australia ha trazado píxeles por dólar como una medida básica de valor para una cámara digital, lo que demuestra la linealidad histórica (en una escala logarítmica) de este mercado y la oportunidad de predecir la tendencia futura de la tecnología digital. precio de la cámara, pantallas LCD y LED, y resolución. [177] [178] [179] [180]
El gran compensador de la ley de Moore (TGMLC) , también conocido como ley de Wirth, generalmente se conoce como software inflado y es el principio de que las generaciones sucesivas de software de computadora aumentan en tamaño y complejidad, compensando así las ganancias de rendimiento predichas por la ley de Moore. En un artículo de 2008 en InfoWorld , Randall C. Kennedy, [181] antes de Intel, introduce este término utilizando versiones sucesivas de Microsoft Office entre el año 2000 y 2007 como premisa. A pesar de las ganancias en el rendimiento computacional durante este período de tiempo de acuerdo con la ley de Moore, Office 2007 realizó la misma tarea a la mitad de la velocidad en una computadora prototípica del año 2007 en comparación con Office 2000 en una computadora del año 2000.
Ampliación de la biblioteca : Fremont Rider calculó en 1945 que duplicaría su capacidad cada 16 años, si se disponía de espacio suficiente. [182] Abogó por reemplazar los trabajos impresos voluminosos y en descomposición con fotografías analógicas en microformas miniaturizadas , que podrían duplicarse a pedido para los usuarios de bibliotecas u otras instituciones. No previó la tecnología digital que seguiría décadas más tarde para reemplazar las microformas analógicas con medios de transmisión, almacenamiento y procesamiento de imágenes digitales. Las tecnologías digitales automatizadas y potencialmente sin pérdidas permitieron grandes aumentos en la rapidez del crecimiento de la información en una era que ahora a veces se llama la Era de la Información .
Curva de Carlson : es un término acuñado por The Economist [183] para describir el equivalente biotecnológico de la ley de Moore, y lleva el nombre del autor Rob Carlson. [184] Carlson predijo con precisión que el tiempo de duplicación de las tecnologías de secuenciación de ADN (medido por el costo y el rendimiento) sería al menos tan rápido como la ley de Moore. [185] Las curvas de Carlson ilustran las reducciones rápidas (en algunos casos hiperexponenciales) en el costo y los aumentos en el rendimiento de una variedad de tecnologías, incluida la secuenciación de ADN, la síntesis de ADN y una variedad de herramientas físicas y computacionales utilizadas en la expresión de proteínas y en determinando estructuras proteicas.
Ley de Eroom : es una observación del desarrollo de fármacos farmacéuticos que se escribió deliberadamente como la Ley de Moore al revés para contrastarla con los avances exponenciales de otras formas de tecnología (como los transistores) a lo largo del tiempo. Afirma que el costo de desarrollar un nuevo medicamento aproximadamente se duplica cada nueve años.
Los efectos de la curva de experiencia dicen que cada duplicación de la producción acumulada de prácticamente cualquier producto o servicio va acompañada de una reducción porcentual constante aproximada en el costo unitario. La primera descripción cualitativa documentada reconocida de esto data de 1885. [186] [187] Se utilizó una curva de potencia para describir este fenómeno en una discusión de 1936 sobre el costo de los aviones. [188]
Ley de Edholm : Phil Edholm observó que el ancho de banda de las redes de telecomunicaciones (incluida Internet ) se duplica cada 18 meses. [189] El ancho de banda de las redes de comunicación en líneaha aumentado de bits por segundo a terabits por segundo . El rápido aumento en el ancho de banda en línea se debe en gran parte al mismo escalado de MOSFET que habilita la ley de Moore, ya que las redes de telecomunicaciones se construyen a partir de MOSFET. [190]
La ley de Haitz predice que el brillo de los LED aumenta a medida que disminuye su costo de fabricación.
La ley de Swanson es la observación de que el precio de los módulos solares fotovoltaicos tiende a caer un 20 por ciento por cada duplicación del volumen acumulado enviado. A las tasas actuales, los costos bajan un 75% aproximadamente cada 10 años.
Ver también
- Acelerando el cambio
- Más allá de CMOS
- Curva de Carlson
- Efmeralización
- Ley de Koomey
- Ley de Huang
- Lista de leyes epónimas
- Lista de leyes § Tecnología
- Cronología del microprocesador
Notas
- ^ La tendencia comienza con la invención del circuito integrado en 1958. Vea el gráfico en la parte inferior de la página 3 de la presentación original de Moore de la idea. [1]
- ^ En abril de 2005, Intel ofreció 10.000 dólares estadounidenses para comprar una copia de laediciónoriginal de Electronics en la que apareció el artículo de Moore. [12] Un ingeniero que vive en el Reino Unido fue el primero en encontrar una copia y ofrecerla a Intel. [13]
- ^ Potencia activa = CV 2 f
Referencias
- ↑ a b c d e Moore, Gordon E. (19 de abril de 1965). "Colocando más componentes en circuitos integrados" (PDF) . intel.com . Revista Electrónica . Consultado el 1 de abril de 2020 .
- ^ Markoff, John (18 de abril de 2005). "Es la ley de Moore, pero otro tuvo la idea primero" . The New York Times . Archivado desde el original el 4 de marzo de 2012 . Consultado el 4 de octubre de 2011 .
- ^ Markoff, John (31 de agosto de 2009). "Después del transistor, un salto al microcosmos" . The New York Times . Consultado el 31 de agosto de 2009 .
- ^ Markoff, John (27 de septiembre de 2015). "Más pequeño, más rápido, más barato, más: el futuro de los chips de computadora" . The New York Times . Consultado el 28 de septiembre de 2015 .
- ^ a b "1960 - Demostración del transistor semiconductor de óxido metálico (MOS): John Atalla y Dawon Kahng fabrican transistores que funcionan y demuestran el primer amplificador de efecto de campo MOS exitoso" . Museo de Historia de la Computación .
- ^ a b Moskowitz, Sanford L. (2016). Innovación de materiales avanzados: gestión de la tecnología global en el siglo XXI . John Wiley e hijos . págs. 165-167. ISBN 9780470508923.
- ^ a b c Motoyoshi, M. (2009). "Through-Silicon Via (TSV)" (PDF) . Actas del IEEE . 97 (1): 43–48. doi : 10.1109 / JPROC.2008.2007462 . ISSN 0018-9219 . S2CID 29105721 . Archivado desde el original (PDF) el 19 de julio de 2019.
- ^ a b "Los transistores mantienen viva la ley de Moore" . EETimes . 12 de diciembre de 2018 . Consultado el 18 de julio de 2019 .
- ^ a b "¿Quién inventó el transistor?" . Museo de Historia de la Computación . 4 de diciembre de 2013 . Consultado el 20 de julio de 2019 .
- ^ Golio, Mike; Golio, Janet (2018). Tecnologías pasivas y activas de RF y microondas . Prensa CRC . págs. 18–5. ISBN 9781420006728.
- ^ "Extractos de una conversación con Gordon Moore: Ley de Moore" (PDF) . Intel Corporation . 2005. p. 1. Archivado desde el original (PDF) el 29 de octubre de 2012 . Consultado el 1 de abril de 2020 .
- ^ Kanellos, Michael (11 de abril de 2005). "Intel ofrece $ 10,000 por la revista Moore's Law" . ZDNET News.com . Consultado el 21 de junio de 2013 .
- ^ "Se encontró el problema original de la Ley de Moore" . BBC News Online . 2005-04-22 . Consultado el 26 de agosto de 2012 .
- ^ a b Schaller, Bob (26 de septiembre de 1996). "El origen, la naturaleza y las implicaciones de la" LEY DE MOORE " " . Microsoft . Consultado el 10 de septiembre de 2014 . Cite journal requiere
|journal=
( ayuda ) - ^ a b Tuomi, I. (2002). "Las vidas y la muerte de la ley de Moore". Primer lunes . 7 (11). doi : 10.5210 / fm.v7i11.1000 .
- ^ Moore, Gordon (30 de marzo de 2015). "Gordon Moore: el hombre cuyo nombre significa progreso, el ingeniero visionario reflexiona sobre 50 años de la ley de Moore" . IEEE Spectrum: Informe especial: 50 años de la ley de Moore (entrevista). Entrevistado por Rachel Courtland.
No tendremos el ritmo de progreso que hemos tenido en las últimas décadas. Creo que eso es inevitable con cualquier tecnología; eventualmente se satura. Creo que veo la ley de Moore morir aquí en la próxima década más o menos, pero eso no es sorprendente.
- ^ a b c McMenamin, Adrian (15 de abril de 2013). "El final de la escala de Dennard" . Consultado el 23 de enero de 2014 .
- ^ Streetman, Ben G .; Banerjee, Sanjay Kumar (2016). Dispositivos electrónicos de estado sólido . Boston: Pearson. pag. 341. ISBN 978-1-292-06055-2. OCLC 908999844 .
- ^ a b c Siozios, Kostas; Anagnostos, Dimitrios; Soudris, Dimitrios; Kosmatopoulos, Elias (2018). IoT para redes inteligentes: desafíos de diseño y paradigmas . Saltador. pag. 167. ISBN 9783030036409.
- ^ a b c d e f g John L. Hennessy; David A. Patterson (4 de junio de 2018). "Una nueva edad de oro para la arquitectura de computadoras: codiseño de hardware / software específico de dominio, seguridad mejorada, conjuntos de instrucciones abiertas y desarrollo ágil de chips" . Simposio Internacional sobre Arquitectura de Computadoras - ISCA 2018.
A finales de la década de 1990 y 2000, la innovación arquitectónica disminuyó, por lo que el rendimiento provino principalmente de velocidades de reloj más altas y cachés más grandes. El final de Dennard Scaling y la Ley de Moore también ralentizó este camino; ¡El rendimiento de un solo núcleo mejoró solo un 3% el año pasado!
- ^ Takahashi, Dean (18 de abril de 2005). "Cuarenta años de la ley de Moore" . Seattle Times . San Jose, CA . Consultado el 7 de abril de 2015 .
Una década más tarde, revisó lo que se conoció como la Ley de Moore: el número de transistores en un chip se duplicaría cada dos años.
- ^ a b Moore, Gordon (1975). "IEEE Technical Digest 1975" (PDF) . Intel Corp . Consultado el 7 de abril de 2015 .
... se puede esperar que la tasa de aumento de la complejidad cambie de pendiente en los próximos años, como se muestra en la Figura 5. La nueva pendiente podría aproximarse a una duplicación cada dos años, en lugar de cada año, al final de la década.
Cite journal requiere|journal=
( ayuda ) - ^ Moore, Gordon (2006). "Capítulo 7: ley de Moore a los 40" (PDF) . En Brock, David (ed.). Comprensión de la ley de Moore: cuatro décadas de innovación . Fundación Patrimonio Químico. págs. 67–84. ISBN 978-0-941901-41-3. Archivado desde el original (PDF) el 4 de marzo de 2016 . Consultado el 22 de marzo de 2018 .
- ^ "Más de 6 décadas de contracción continua del transistor, innovación" (Comunicado de prensa). Santa Clara, California: Intel Corporation. Corporación Intel. 2011-05-01 . Consultado el 15 de marzo de 2015 .
1965: nace la Ley de Moore cuando Gordon Moore predice que la cantidad de transistores en un chip se duplicará aproximadamente cada año (una década después, en 1975, Moore publicó una actualización, revisando el período de duplicación a cada 2 años)
- ^ Brock, David C., ed. (2006). Comprensión de la ley de Moore: cuatro décadas de innovación . Filadelfia, Pensilvania: Chemical Heritage Foundation. ISBN 978-0941901413.
- ^ "Ley de Moore a los 40 - Feliz cumpleaños" . The Economist . 2005-03-23 . Consultado el 24 de junio de 2006 .
- ^ a b Disco, Cornelius; van der Meulen, Barend (1998). Uniendo nuevas tecnologías . Nueva York: Walter de Gruyter. págs. 206–207. ISBN 978-3-11-015630-0. OCLC 39391108 . Consultado el 23 de agosto de 2008 .
- ^ "Gordon Moore dice aloha a la ley de Moore" . el Inquirer. 13 de abril de 2005 . Consultado el 2 de septiembre de 2009 .
- ^ "PressReader.com - conectando personas a través de noticias" . www.pressreader.com . Consultado el 24 de agosto de 2018 .
- ^ "Ley de Moore para continuar durante otra década" . Consultado el 27 de noviembre de 2011 .
Moore también afirmó que nunca dijo que el recuento de transistores se duplicaría cada 18 meses, como se suele decir. Inicialmente, dijo que los transistores en un chip se duplicarían cada año. Luego lo recalibró a cada dos años en 1975. David House, un ejecutivo de Intel en ese momento, señaló que los cambios harían que el rendimiento de la computadora se duplicara cada 18 meses.
- ^ "Tortuga de transistores gana la carrera - Revolución CHM" . Museo de Historia de la Computación . Consultado el 22 de julio de 2019 .
- ^ Bradshaw, Tim (16 de julio de 2015). "El jefe de Intel plantea dudas sobre la ley de Moore" . Financial Times . Consultado el 16 de julio de 2015 .
- ^ Waters, Richard (16 de julio de 2015). "A medida que la ley del cofundador de Intel se ralentiza, es necesario repensar el chip" . Financial Times .
- ^ Niccolai, James (15 de julio de 2015). "Intel impulsa el proceso de fabricación de chips de 10 nm hasta 2017, lo que ralentiza la ley de Moore" . Infoworld . Consultado el 16 de julio de 2015 .
Es oficial: la Ley de Moore se está desacelerando. ... "Estas transiciones son una parte natural de la historia de la Ley de Moore y son un subproducto de los desafíos técnicos de encoger los transistores al tiempo que garantizan que se puedan fabricar en grandes volúmenes", dijo Krzanich.
- ^ Thomas M. Conte; Elie Track; Erik DeBenedictis (diciembre de 2015). "Reinicio de la informática: nuevas estrategias para el escalado de la tecnología" . Computadora . 48 (12): 10-13. doi : 10.1109 / MC.2015.363 . S2CID 43750026 .
Ha finalizado el escalado exponencial del rendimiento de la computadora año tras año. Para complicar esto, está la inminente disrupción de la "escalera tecnológica" subyacente a la industria: la ley de Moore.
- ^ a b Shilov, Anton (23 de octubre de 2019). "TSMC: 5nm en camino para Q2 2020 HVM, aumentará más rápido que 7nm" . www.anandtech.com . Consultado el 1 de diciembre de 2019 .
- ^ a b c Shilov, Anton (31 de julio de 2019). "Inicio> Semiconductores Planes EUV agresivos de Samsung: producción de 6nm en H2, 5nm y 4nm en camino" . www.anandtech.com . Consultado el 1 de diciembre de 2019 .
- ^ Cheng, Godfrey (14 de agosto de 2019). "La ley de Moore no está muerta" . Blog de TSMC . TSMC . Consultado el 18 de agosto de 2019 .
- ^ Martin, Eric (4 de junio de 2019). "La ley de Moore está viva y bien: los gráficos muestran que puede estar muriendo en Intel, pero otros están tomando el relevo" . Medio .
- ^ "5 nm frente a 3 nm" . Ingeniería de Semiconductores . 24 de junio de 2019 . Consultado el 19 de julio de 2019 .
- ^ Lilly, Paul (17 de julio de 2019). "Intel dice que fue demasiado agresivo con 10 nm, tendrá chips de 7 nm en 2021" . Jugador de PC .
- ^ Shilov, Anton. "Samsung completa el desarrollo de la tecnología de proceso EUV de 5nm" . anandtech.com . Consultado el 31 de mayo de 2019 .
- ^ Los socios del ecosistema de TSMC y OIP ofrecen la primera infraestructura de diseño completo de la industria para la tecnología de procesos de 5 nm (comunicado de prensa), TSMC, 3 de abril de 2019
- ^ Limón, Sumner; Krazit, Tom (19 de abril de 2005). "Con chips, la Ley de Moore no es el problema" . Infoworld . Consultado el 22 de agosto de 2011 .
- ^ Dorsch, Jeff. "¿Sigue vigente la ley de Moore?" (PDF) . Visión EDA . Consultado el 22 de agosto de 2011 .
- ^ Schaller, Bob (26 de septiembre de 1996). "El origen, la naturaleza y las implicaciones de la" Ley de Moore " " . Research.microsoft.com . Consultado el 22 de agosto de 2011 .
- ^ Kilby, J., "Circuitos electrónicos miniaturizados", Estados Unidos 3138743, expedida el 23 de junio de 1964 (presentada el 6 de febrero de 1959).
- ^ Noyce, R., "Semiconductor device-and-lead structure", US 2981877, expedido el 25 de abril de 1961 (presentado el 30 de julio de 1959)
- ^ "13 sextillones y contando: el camino largo y sinuoso hacia el artefacto humano fabricado con más frecuencia en la historia" . Museo de Historia de la Computación . 2 de abril de 2018 . Consultado el 28 de julio de 2019 .
- ^ Baker, R. Jacob (2011). CMOS: diseño, trazado y simulación de circuitos . John Wiley e hijos . pag. 7. ISBN 978-1118038239.
- ^ "1963: Se inventa la configuración del circuito MOS complementario" . Museo de Historia de la Computación . Consultado el 6 de julio de 2019 .
- ^ Sah, Chih-Tang ; Wanlass, Frank (1963). "Lógica de nanovatios utilizando triodos semiconductores de óxido de metal de efecto de campo". 1963 IEEE International Solid-State Circuits Conference. Recopilación de artículos técnicos . VI : 32–33. doi : 10.1109 / ISSCC.1963.1157450 .
- ^ Wanlass, F., "Circuito de efecto de campo complementario de baja potencia de reserva ", EE.UU. 3356858, expedido el 5 de diciembre de 1967 (presentado el 18 de junio de 1963).
- ^ "Hoja de especificaciones para Toshiba" TOSCAL "BC-1411" . Museo Web de la Calculadora Antigua . Archivado desde el original el 3 de julio de 2017 . Consultado el 8 de mayo de 2018 .
- ^ Calculadora de escritorio Toshiba "Toscal" BC-1411 Archivado el 20 de mayo de 2007 en la Wayback Machine.
- ^ Dennard, R., "Memoria de transistor de efecto de campo", US 3387286, expedido el 4 de junio de 1968 (presentado el 14 de julio de 1967)
- ^ Patente de Estados Unidos 4.491.628 "Composiciones de resistencia de trabajo positivas y negativas con fotoiniciador generador de ácido y polímero con grupos ácido lábiles que cuelgan de la columna vertebral del polímero" JMJ Fréchet, H. Ito y CG Willson 1985. [1]
- ^ Ito, H .; Willson, CG (1983). "Amplificación química en el diseño de material de protección de revelado en seco". Ingeniería y ciencia de polímeros . 23 (18): 204. doi : 10.1002 / pen.760231807 .
- ^ Ito, Hiroshi; Willson, C. Grant; Frechet, Jean HJ (1982). "New UV resiste con tono negativo o positivo". Tecnología VLSI, 1982. Recopilación de artículos técnicos. Simposio sobre .
- ^ Brock, David C. (1 de octubre de 2007). "Modelado del mundo: el surgimiento de fotorresistencias amplificadas químicamente" . Revista Chemical Heritage . Fundación Patrimonio Químico . Consultado el 27 de marzo de 2018 .
- ^ Lamola, Angelo A., et al. "Resiste químicamente amplificado". Solid State Technology, agosto de 1991, pág. 53+. "Resiste químicamente amplificado" . Agosto de 1991 . Consultado el 1 de noviembre de 2017 .
- ^ Ito, Hiroshi (2000). "La amplificación química resiste: Historia y desarrollo dentro de IBM" (PDF) . Revista de investigación y desarrollo de IBM . Consultado el 20 de mayo de 2014 .
- ^ 4458994 Una patente estadounidense US 4458994 A , Kantilal Jain, Carlton G. Willson, "Método y aparato de litografía óptica de alta resolución con fuente de luz láser excimer y desplazamiento Raman estimulado", expedida el 10 de julio de 1984
- ^ Jain, K. et al, "Litografía ultrarrápida ultravioleta con láseres excimer", IEEE Electron Device Lett., Vol. EDL-3, 53 (1982); http://ieeexplore.ieee.org/xpl/freeabs_all.jsp?arnumber=1482581
- ^ Jain, K. "Litografía con láser excímero", SPIE Press, Bellingham, WA, 1990.
- ^ La Fontaine, B., "Láseres y ley de Moore", SPIE Professional, octubre de 2010, p. 20; http://spie.org/x42152.xml
- ^ Basov, NG y col., Zh. Eksp. Fiz. i Tekh. Pis'ma. Rojo. 12, 473 (1970).
- ^ Burnham, R .; Djeu, N. (1976). "Láseres con bomba de descarga ultravioleta preionizados en XeF, KrF y ArF". Apl. Phys. Lett . 29 (11): 707. Bibcode : 1976ApPhL..29..707B . doi : 10.1063 / 1.88934 .
- ^ Láseres en nuestras vidas / 50 años de impacto (PDF) , Consejo de Investigación de Ingeniería y Ciencias Físicas del Reino Unido, archivado desde el original (PDF) el 13 de septiembre de 2011 , consultado el 22 de agosto de 2011
- ^ "50 años avanzando en el láser" (PDF) . SPIE . Consultado el 22 de agosto de 2011 .
- ^ Moore, Gordon E. (10 de febrero de 2003). "transcripción del discurso plenario de Gordon Moore en el 50 aniversario de ISSCC" (PDF) . transcripción "Moore sobre Moore: no exponencial es para siempre" . 2003 IEEE International Solid-State Circuits Conference . San Francisco, California: ISSCC. Archivado desde el original (PDF) el 31 de marzo de 2010.
- ^ Steigerwald, JM (2008). "Pulimento químico mecánico: la tecnología habilitadora". Reunión Internacional de Dispositivos Electrónicos de IEEE 2008 . págs. 1–4. doi : 10.1109 / IEDM.2008.4796607 . ISBN 978-1-4244-2377-4. S2CID 8266949 . "Tabla 1: 1990 que permite la metalización multinivel; 1995 que permite el aislamiento compacto de STI, el modelado de polisilicio y la reducción del rendimiento / defecto"
- ^ "IBM100 - Interconexiones de cobre: la evolución de los microprocesadores" . 2012-03-07 . Consultado el 17 de octubre de 2012 .
- ^ "Hoja de ruta tecnológica internacional para semiconductores" . Archivado desde el original el 25 de agosto de 2011 . Consultado el 22 de agosto de 2011 .
- ^ Masuoka, Fujio ; Takato, H .; Sunouchi, K .; Okabe, N .; Nitayama, A .; Hieda, K .; Horiguchi, F. (diciembre de 1988). "Transistor de puerta circundante (SGT) CMOS de alto rendimiento para LSI de densidad ultra alta". Technical Digest., Reunión internacional de dispositivos electrónicos : 222–225. doi : 10.1109 / IEDM.1988.32796 . S2CID 114148274 .
- ^ Brozek, Tomasz (2017). Micro y nanoelectrónica: desafíos y soluciones de dispositivos emergentes . Prensa CRC . pag. 117. ISBN 9781351831345.
- ^ "Perfil de la empresa" . Electrónica Unisantis . Archivado desde el original el 22 de febrero de 2007 . Consultado el 17 de julio de 2019 .
- ^ "Still Room at the Bottom. (Transistor nanométrico desarrollado por Yang-kyu Choi del Instituto Avanzado de Ciencia y Tecnología de Corea)" , Nanoparticle News , 1 de abril de 2006, archivado desde el original el 6 de noviembre de 2012
- ^ Lee, Hyunjin; et al. (2006), "Sub-5nm All-Around Gate FinFET para una escala máxima", Simposio sobre tecnología VLSI, 2006 : 58–59, doi : 10.1109 / VLSIT.2006.1705215 , hdl : 10203/698 , ISBN 978-1-4244-0005-8, S2CID 26482358
- ^ Johnson, Dexter (22 de febrero de 2010). "Transistor sin juntas fabricado a partir de nanocables" . Espectro IEEE . Consultado el 20 de abril de 2010 .
- ^ Cheng, Guanglei; Siles, Pablo F .; Bi, Feng; Cen, Cheng; Bogorin, Daniela F .; Corteza, Chung Wung; Folkman, Chad M .; Park, Jae-Wan; Eom, Chang-Beom; Medeiros-Ribeiro, Gilberto; Levy, Jeremy (19 de abril de 2011). "Transistor superpequeño creado: átomo artificial alimentado por un solo electrón" . Nanotecnología de la naturaleza . 6 (6): 343–347. Código Bibliográfico : 2011NatNa ... 6..343C . doi : 10.1038 / nnano.2011.56 . PMID 21499252 . Consultado el 22 de agosto de 2011 .
- ^ Kaku, Michio (2010). Física del futuro . Doubleday. pag. 173. ISBN 978-0-385-53080-4.
- ^ Yirka, Bob (2 de mayo de 2013). "Los nuevos transistores de nanocables pueden ayudar a mantener viva la ley de Moore" . Nanoescala . 5 (6): 2437–41. Bibcode : 2013Nanos ... 5.2437L . doi : 10.1039 / C3NR33738C . PMID 23403487 . Consultado el 8 de agosto de 2013 .
- ^ "Rejuvenecimiento de la ley de Moore con nanotecnología" . Forbes . 2007-06-05 . Consultado el 8 de agosto de 2013 .
- ^ Fuechsle, M; Miwa, JA; Mahapatra, S; Ryu, H; Lee, S; Warschkow, O; Hollenberg, LC; Klimeck, G; Simmons, MY (16 de diciembre de 2011). "Un transistor de un solo átomo". Nat Nanotechnol . 7 (4): 242–6. Código Bibliográfico : 2012NatNa ... 7..242F . doi : 10.1038 / nnano.2012.21 . PMID 22343383 . S2CID 14952278 .
- ^ "Avances de informes de IBM en la reducción de circuitos de chips" . El Wall Street Journal . 9 de julio de 2015 . Consultado el 9 de julio de 2015 .
- ^ Armasu, Lucian (11 de enero de 2019), "Samsung planea la producción en masa de chips GAAFET de 3 nm en 2021" , www.tomshardware.com
- ^ Patterson, Alan (2 de octubre de 2017), "TSMC tiene como objetivo construir la primera fábrica de 3 nm del mundo" , www.eetimes.com
- ^ Garrou, Philip (6 de agosto de 2008). "Introducción a la integración 3D" (PDF) . Manual de Integración 3D: Tecnología y Aplicaciones de Circuitos Integrados 3D . Wiley-VCH . pag. 4. doi : 10.1002 / 9783527623051.ch1 . ISBN 9783527623051.
- ^ Imoto, T .; Matsui, M .; Takubo, C .; Akejima, S .; Kariya, T .; Nishikawa, T .; Enomoto, R. (2001). "Desarrollo de paquete de módulos tridimensionales," Módulo de bloque de sistema " " . Conferencia de Tecnología y Componentes Electrónicos . Instituto de ingenieros eléctricos y electrónicos (51): 552–7.
- ^ "TOSHIBA COMERCIALIZA LA MEMORIA NAND FLASH INTEGRADA DE MAYOR CAPACIDAD DE LA INDUSTRIA PARA PRODUCTOS DE CONSUMO MÓVIL" . Toshiba . 17 de abril de 2007. Archivado desde el original el 23 de noviembre de 2010 . Consultado el 23 de noviembre de 2010 .
- ^ "Hynix sorprende a la industria de chips NAND" . Korea Times . 5 de septiembre de 2007 . Consultado el 8 de julio de 2019 .
- ^ "Toshiba anuncia nueva tecnología flash NAND" 3D " . Engadget . 2007-06-12 . Consultado el 10 de julio de 2019 .
- ^ "Samsung presenta el primer SSD basado en V-NAND 3D del mundo para aplicaciones empresariales | Samsung | Sitio web global de Samsung Semiconductor" . www.samsung.com .
- ^ Clarke, Peter. "Samsung confirma 24 capas en 3D NAND" . EETimes .
- ^ "Samsung Electronics inicia la producción en masa de la primera memoria flash 3D V-NAND de 3 bits de la industria" . news.samsung.com .
- ^ Strukov, Dmitri B; Snider, Gregory S; Stewart, Duncan R; Williams, Stanley R (2008). "El memristor faltante encontrado". Naturaleza . 453 (7191): 80–83. Código Bibliográfico : 2008Natur.453 ... 80S . doi : 10.1038 / nature06932 . PMID 18451858 . S2CID 4367148 .
- ^ "Los bioingenieros de Stanford crean una placa de circuito modelada en el cerebro humano - Comunicado de prensa de Stanford" . news.stanford.edu . 2014-04-28.
- ^ Kelion, Leo (28 de julio de 2015). "Memoria 3D Xpoint: almacenamiento más rápido que flash presentado" . BBC News .
- ^ "Los nuevos chips de memoria de Intel son más rápidos, almacenan mucho más datos" . CON CABLE . 28 de julio de 2015.
- ^ Peter Bright (19 de marzo de 2017). "El primer Optane SSD de Intel: 375GB que también puedes usar como RAM" . Ars Technica . Consultado el 31 de marzo de 2017 .
- ^ Shilov, Anton (5 de diciembre de 2017). "Samsung comienza la producción de memoria flash UFS NAND de 512 GB: V-NAND de 64 capas, lecturas de 860 MB / s" . AnandTech . Consultado el 23 de junio de 2019 .
- ^ Manners, David (30 de enero de 2019). "Samsung fabrica un módulo flash eUFS de 1TB" . Electrónica semanal . Consultado el 23 de junio de 2019 .
- ^ Tallis, Billy (17 de octubre de 2018). "Samsung comparte hoja de ruta SSD para QLC NAND y 3D NAND de 96 capas" . AnandTech . Consultado el 27 de junio de 2019 .
- ^ IBM (6 de mayo de 2021). "IBM presenta la primera tecnología de chip de 2 nanómetros del mundo, abriendo una nueva frontera para los semiconductores" . Archivado desde el original el 6 de mayo de 2021 . Consultado el 14 de mayo de 2021 .
- ^ Clark, Don (15 de julio de 2015). "Intel redefine la tableta en la ley de Moore" . Wall Street Journal Digits Tech Noticias y análisis . Consultado el 16 de julio de 2015 .
Las dos últimas transiciones tecnológicas han señalado que nuestra cadencia actual está más cerca de dos años y medio que de dos
- ^ "INTEL CORP, FORM 10-K (Informe anual), presentado el 12/02/16 para el período que finaliza el 26/12/15" (PDF) . Archivado desde el original (PDF) el 4 de diciembre de 2018 . Consultado el 24 de febrero de 2017 .
- ^ Nikonov, Dmitri E .; Young, Ian A. (1 de febrero de 2013). "Descripción general de dispositivos Beyond-CMOS y una metodología uniforme para su evaluación comparativa". Biblioteca de la Universidad de Cornell. arXiv : 1302.0244 . Código Bibliográfico : 2013arXiv1302.0244N . Cite journal requiere
|journal=
( ayuda ) - ^ Manipatruni, Sasikanth; Nikonov, Dmitri E .; Joven, Ian A. (2016). "Objetivos de material para escalar toda la lógica de giro". Revisión física aplicada . 5 (1): 014002. arXiv : 1212.3362 . Código bibliográfico : 2016PhRvP ... 5a4002M . doi : 10.1103 / PhysRevApplied.5.014002 . S2CID 1541400 .
- ^ Behin-Aein, Behtash; Datta, Deepanjan; Salahuddin, Sayeef; Datta, Supriyo (28 de febrero de 2010). "Propuesta de dispositivo lógico all-spin con memoria incorporada". Nanotecnología de la naturaleza . 5 (4): 266–270. Código Bibliográfico : 2010NatNa ... 5..266B . doi : 10.1038 / nnano.2010.31 . PMID 20190748 .
- ^ Dewey, G .; Kotlyar, R .; Pillarisetty, R .; Radosavljevic, M .; Rakshit, T .; Entonces, H .; Chau, R. (7 de diciembre de 2009). "Evaluación de desempeño lógico y física de transporte de transistores de efecto de campo de pozo cuántico de semiconductores compuestos Schottky-gate III-V para voltajes de suministro de energía (V
CC ) que van desde 0.5v a 1.0v". Evaluación del rendimiento lógico y física de transporte de transistores de efecto de campo de pozo cuántico de semiconductores compuestos Schottky-gate III-V para voltajes de suministro de energía (VCC) que van desde 0.5v a 1.0v . IEEE. págs. 1–4. doi : 10.1109 / IEDM.2009.5424314 . ISBN 978-1-4244-5639-0. S2CID 41734511 . - ^ Radosavljevic R, et al. (5 de diciembre de 2011). "Mejora electrostática en 3-D tri-gate sobre transistores de efecto de campo de pozo cuántico InGaAs planar de cuerpo ultradelgado con dieléctrico de puerta de alto κ y separación de puerta a drenaje / puerta a fuente a escala". Mejora electrostática en 3-D tri-gate sobre transistores de efecto de campo de pozo cuántico InGaAs planar ultradelgados con dieléctrico de puerta de alto κ y separación escalada de puerta a drenaje / puerta a fuente . IEEE. págs. 33.1.1–33.1.4. doi : 10.1109 / IEDM.2011.6131661 . ISBN 978-1-4577-0505-2. S2CID 37889140 .
- ^ Cutress, Ian (22 de febrero de 2015). "Intel en ISSCC 2015: cosechando los beneficios de 14nm y yendo más allá de 10nm" . Anandtech . Consultado el 15 de agosto de 2016 .
- ^ Anthony, Sebastián (23 de febrero de 2015). "Intel avanza a 10 nm, se alejará del silicio a 7 nm" . Ars Technica . Consultado el 15 de agosto de 2016 .
- ^ Cooke, Mike (abril-mayo de 2011). "InGaAs túnel FET con corriente ON aumentó en un 61%" (PDF) . 6 (6). Semiconductor hoy . Consultado el 15 de agosto de 2016 .
- ^ Han Zhao; et al. (28 de febrero de 2011). "Mejora de la corriente de In0.7Ga0.3As tunelización de transistores de efecto de campo por p ++ / n + unión de tunelización". Letras de Física Aplicada . 98 (9): 093501. Código Bibliográfico : 2011ApPhL..98i3501Z . doi : 10.1063 / 1.3559607 .
- ^ Knight, Helen (12 de octubre de 2012). "Un pequeño transistor semiconductor compuesto podría desafiar el dominio del silicio" . Noticias del MIT . Consultado el 15 de agosto de 2016 .
- ^ Cavin, RK; Lugli, P .; Zhirnov, VV (1 de mayo de 2012). "Ciencia e ingeniería más allá de la ley de Moore" . Actas del IEEE . 100 (Edición especial del centenario): 1720–1749. doi : 10.1109 / JPROC.2012.2190155 . ISSN 0018-9219 .
- ^ a b Avouris, Phaedon; Chen, Zhihong; Perebeinos, Vasili (30 de septiembre de 2007). "Electrónica a base de carbono" (PDF) . Nanotecnología de la naturaleza . 2 (10): 605-15. Código Bibliográfico : 2007NatNa ... 2..605A . doi : 10.1038 / nnano.2007.300 . PMID 18654384 . Consultado el 15 de agosto de 2016 .
- ^ Schwierz, Frank (11 de abril de 2010). "Transistores de grafeno: un nuevo competidor para la electrónica del futuro". Tecnología de estado sólido y circuitos integrados (ICSICT), 2010 10ª Conferencia Internacional IEEE. Cite journal requiere
|journal=
( ayuda ) - ^ Dubash, Manek (13 de abril de 2005). "La ley de Moore está muerta, dice Gordon Moore" . Techworld . Consultado el 24 de junio de 2006 .
- ^ a b Waldrop, M. Mitchell (9 de febrero de 2016). "Las fichas están bajas para la ley de Moore" . Naturaleza . 530 (7589): 144-147. Código Bibliográfico : 2016Natur.530..144W . doi : 10.1038 / 530144a . ISSN 0028-0836 . PMID 26863965 .
- ^ "Anuncio de lanzamiento del IRDS 4 de mayo de 2016" (PDF) .
- ^ Cruz, Tim. "Después de la ley de Moore" . The Economist Technology Quarterly . Consultado el 13 de marzo de 2016 .
gráfico: "Faith no Moore" Predicciones seleccionadas para el fin de la ley de Moore
- ^ Kumar, Suhas (2012). "Límites fundamentales de la ley de Moore". arXiv : 1511.05956 [ cond-mat.mes-hall ].
- ^ Más pequeño, más rápido, más barato, más: el futuro de los chips de computadora NY Times, septiembre de 2015
- ^ [2]
- ^ [3]
- ^ Rauch, Jonathan (enero de 2001). "La nueva vieja economía: petróleo, computadoras y la reinvención de la tierra" . The Atlantic Monthly . Consultado el 28 de noviembre de 2008 .
- ^ a b Kendrick, John W. (1961). Tendencias de la productividad en Estados Unidos . Prensa de la Universidad de Princeton para NBER. pag. 3.
- ^ a b c Moore, Gordon E. (1995). "Litografía y el futuro de la ley de Moore" (PDF) . SPIE . Consultado el 27 de mayo de 2014 .
- ^ a b Jorgenson, Dale W .; Ho, Mun S .; Samuels, Jon D. (2014). "Estimaciones a largo plazo de la productividad y el crecimiento de EE. UU." (PDF) . Conferencia mundial de KLEMS . Consultado el 27 de mayo de 2014 .
- ^ Keyes, Robert W. (septiembre de 2006). "El impacto de la ley de Moore". Boletín de circuitos de estado sólido . doi : 10.1109 / N-SSC.2006.4785857 .
- ^ Liddle, David E. (septiembre de 2006). "El impacto más amplio de la ley de Moore" . Boletín de circuitos de estado sólido . 11 (3): 28–30. doi : 10.1109 / N-SSC.2006.4785858 . S2CID 29759395 . Consultado el 28 de noviembre de 2008 .
- ^ Jorgenson, Dale W. (2000). "Tecnología de la información y la economía de Estados Unidos: discurso presidencial a la Asociación Económica Estadounidense". Asociación Económica Estadounidense . CiteSeerX 10.1.1.198.9555 . Cite journal requiere
|journal=
( ayuda ) - ^ Jorgenson, Dale W .; Ho, Mun S .; Stiroh, Kevin J. (2008). "Una mirada retrospectiva al resurgimiento del crecimiento de la productividad de Estados Unidos" . Revista de perspectivas económicas . 22 : 3-24. doi : 10.1257 / jep.22.1.3 .
- ^ Grimm, Bruce T .; Moulton, Brent R .; Wasshausen, David B. (2002). "Equipos y software de procesamiento de información en las cuentas nacionales" (PDF) . Oficina de Análisis Económico del Departamento de Comercio de EE. UU . Consultado el 15 de mayo de 2014 .
- ^ "Sector empresarial no agrícola: producción real por hora de todas las personas" . Datos económicos del Banco de la Reserva Federal de St. Louis. 2014 . Consultado el 27 de mayo de 2014 .
- ^ Anderson, Richard G. (2007). "¿Qué tan bien siguen los salarios el crecimiento de la productividad?" (PDF) . Sinopsis económicas del Banco de la Reserva Federal de St. Louis . Consultado el 27 de mayo de 2014 .
- ^ Standborn, Peter (abril de 2008). "Atrapado en el borde de fuga de la tecnología" . Espectro IEEE . Consultado el 27 de noviembre de 2011 .
- ^ https://www.wbur.org/cognoscenti/2018/12/11/right-to-repair-nathan-proctor
- ^ "RAEE - Lucha contra la obsolescencia de ordenadores y otros dispositivos" . Red comunitaria de SAP. 2012-12-14 . Consultado el 8 de agosto de 2013 .
- ^ Shekhar Borkar, Andrew A. Chien (mayo de 2011). "El futuro de los microprocesadores" . Comunicaciones de la ACM . 54 (5): 67–77. doi : 10.1145 / 1941487.1941507 .
- ^ Ver Herb Sutter, The Free Lunch Is Over: A Fundamental Turn Toward Concurrency in Software , Dr. Dobb's Journal, 30 (3), marzo de 2005. Consultado el 21 de noviembre de 2011.
- ^ Shimpi, Anand Lal (21 de julio de 2004). "AnandTech: Pentium M 755 de 90nm de Intel: Dothan investigado" . Anadtech . Consultado el 12 de diciembre de 2007 .
- ^ "JavaScript paralelo" . Intel. 2011-09-15 . Consultado el 8 de agosto de 2013 .
- ^ Malone, Michael S. (27 de marzo de 2003). "Silicon Insider: Bienvenido a la guerra de Moore" . ABC News . Consultado el 22 de agosto de 2011 .
- ^ Zygmont, Jeffrey (2003). Microchip . Cambridge, MA, EE.UU .: Perseus Publishing. págs. 154-169 . ISBN 978-0-7382-0561-8.
- ^ Lipson, Hod (2013). Fabricado: el nuevo mundo de la impresión 3D . Indianápolis, IN, EE.UU .: John Wiley & Sons. ISBN 978-1-118-35063-8.
- ^ "Procesador Qualcomm" . Qualcomm . 2017-11-08.
- ^ Stokes, Jon (27 de septiembre de 2008). "Comprensión de la ley de Moore" . Ars Technica . Consultado el 22 de agosto de 2011 .
- ^ Borkar, Shekhar; Chien, Andrew A. (mayo de 2011). "El futuro de los microprocesadores" . Comunicaciones de la ACM . 54 (5): 67. CiteSeerX 10.1.1.227.3582 . doi : 10.1145 / 1941487.1941507 . S2CID 11032644 . Consultado el 27 de noviembre de 2011 .
- ^ a b Bohr, Mark (enero de 2007). "Una retrospectiva de 30 años sobre el papel de escala MOSFET de Dennard" (PDF) . Sociedad de circuitos de estado sólido . Consultado el 23 de enero de 2014 .
- ^ Esmaeilzedah, Hadi; Blem, Emily; St. Amant, Renee; Sankaralingam, Kartikeyan; Hamburguesa, Doug. "Dark Silicon y el fin del escalado multinúcleo" (PDF) .
- ^ Hruska, Joel (1 de febrero de 2012). "La muerte del escalado de la CPU: de un núcleo a muchos, y por qué seguimos estancados" . ExtremeTech . Consultado el 23 de enero de 2014 .
- ^ Mistry, Kaizad (2011). "Transistores de triple puerta: habilitación de la ley de Moore a 22 nm y más allá" (PDF) . Intel Corporation en semiconwest.org. Archivado desde el original (PDF) el 23 de junio de 2015 . Consultado el 27 de mayo de 2014 .
- ^ a b John L. Hennessy; David A. Patterson (4 de junio de 2018). "Una nueva era dorada para la arquitectura informática: codiseño de hardware / software específico de dominio, seguridad mejorada, conjuntos de instrucciones abiertos y desarrollo ágil de chips" (PDF) . Simposio Internacional de Arquitectura de Computadoras - ISCA 2018. ¿
Fin del crecimiento de la velocidad de un solo programa?
- ^ a b "Inversión privada fija, índice de precios encadenado: No residencial: Equipos: Equipos de procesamiento de información: Computadoras y equipos periféricos" . Banco de la Reserva Federal de St. Louis . 2014 . Consultado el 12 de mayo de 2014 .
- ^ Nambiar, Raghunath; Poess, Meikel (2011). Rendimiento de las transacciones frente a la ley de Moore: análisis de tendencias . Apuntes de conferencias en Ciencias de la Computación. 6417 . Springer . págs. 110–120. doi : 10.1007 / 978-3-642-18206-8_9 . ISBN 978-3-642-18205-1. S2CID 31327565 .
- ^ Feroli, Michael (2013). "NOSOTROS: ¿Se acabó?" (PDF) . JPMorgan Chase Bank NA Economic Research . Consultado el 15 de mayo de 2014 .
- ^ Byrne, David M .; Oliner, Stephen D .; Sichel, Daniel E. (marzo de 2013). ¿Ha terminado la revolución de la tecnología de la información? (PDF) . Serie de Discusión sobre Finanzas y Economía Divisiones de Investigación y Estadísticas y Asuntos Monetarios Junta de la Reserva Federal. Washington, DC: Serie de debates sobre finanzas y economía de la Junta de la Reserva Federal (FEDS). Archivado (PDF) desde el original el 9 de junio de 2014.
el progreso técnico en la industria de los semiconductores ha continuado avanzando a un ritmo rápido ... Los avances en la tecnología de semiconductores han reducido los precios de calidad constante de las MPU y otros chips a un ritmo rápido durante las últimas décadas.
- ^ a b Aizcorbe, Ana; Oliner, Stephen D .; Sichel, Daniel E. (2006). "Tendencias cambiantes en los precios de los semiconductores y el ritmo del progreso tecnológico" . Serie de debates sobre finanzas y economía de la Junta de la Reserva Federal . Consultado el 15 de mayo de 2014 .
- ^ Aizcorbe, Ana (2005). "¿Por qué los índices de precios de los semiconductores están cayendo tan rápido? Estimaciones de la industria e implicaciones para la medición de la productividad" (PDF) . Oficina de Análisis Económico del Departamento de Comercio de EE. UU. Archivado desde el original (PDF) el 9 de agosto de 2017 . Consultado el 15 de mayo de 2014 .
- ^ Sun, Liyang (25 de abril de 2014). "Lo que estamos pagando: un índice de precios ajustado por calidad para microprocesadores portátiles" . Wellesley College . Consultado el 7 de noviembre de 2014 .
... en comparación con el −25% al −35% anual durante 2004-2010, la disminución anual se estabiliza en torno al −15% al −25% durante 2010-2013.
- ^ Aizcorbe, Ana; Kortum, Samuel (2004). "Ley de Moore y la industria de semiconductores: un modelo clásico" (PDF) . Oficina de Análisis Económico del Departamento de Comercio de EE. UU . Consultado el 27 de mayo de 2014 .
- ^ Markoff, John (2004). "Gran cambio de Intel después de golpear la pared técnica" . New York Times . Consultado el 27 de mayo de 2014 .
- ^ Walter, Chip (25 de julio de 2005). "Ley de Kryder" . Scientific American . (Verlagsgruppe Georg von Holtzbrinck GmbH) . Consultado el 29 de octubre de 2006 .
- ^ Plumer, Martin L .; et al. (Marzo de 2011). "Nuevos paradigmas en grabación magnética". Física en Canadá . 67 (1): 25-29. arXiv : 1201.5543 . Código bibliográfico : 2012arXiv1201.5543P .
- ^ Mellor, Chris (10 de noviembre de 2014). "La ley de Kryder se acaba: la carrera hacia el ALMACENAMIENTO UBER-BARATO ha TERMINADO" . theregister.co.uk . Reino Unido: The Register . Consultado el 12 de noviembre de 2014 .
Actualmente, las unidades de 2,5 pulgadas tienen 500 GB / plato, algunas de 600 GB o incluso 667 GB / plato, muy lejos de los 20 TB / plato. Para alcanzar los 20 TB en 2020, las unidades de 500 GB / plato tendrán que aumentar la densidad de área 44 veces en seis años. No va a suceder. ... Rosenthal escribe: "Las dificultades técnicas de migrar de PMR a HAMR, significaron que ya en 2010 la tasa de Kryder se había desacelerado significativamente y no se esperaba que volviera a su tendencia en el futuro cercano. Las inundaciones reforzaron esto".
- ^ Jeff Hecht. "¿Está llegando a su fin la ley de Keck?" . Espectro IEEE. 2016.
- ^ "Gerald Butters es un veterano de la industria de las comunicaciones" . Forbes.com . Archivado desde el original el 12 de octubre de 2007.
- ^ "Junta Directiva" . LAMBDA OpticalSystems . Consultado el 22 de agosto de 2011 .
- ^ Tehrani, Rich. "Como podemos comunicarnos" . Tmcnet.com . Consultado el 22 de agosto de 2011 .
- ^ Robinson, Gail (26 de septiembre de 2000). "Acelerar el tráfico de la red con espejos diminutos" . EE Times . Consultado el 22 de agosto de 2011 .
- ^ Nielsen, Jakob (5 de abril de 1998). "Ley de Nielsen del ancho de banda de Internet" . Alertbox . Consultado el 22 de agosto de 2011 .
- ^ Switkowski, Ziggy (9 de abril de 2009). "Confía en el poder de la tecnología" . El australiano . Consultado el 2 de diciembre de 2013 .
- ^ Günsirer, Emin; Farrow, Rik. "Algunas leyes menos conocidas de la informática" (PDF) . Consultado el 2 de diciembre de 2013 . Cite journal requiere
|journal=
( ayuda ) - ^ "Uso de la ley de Moore para predecir las tendencias futuras de la memoria" . 2011-11-21 . Consultado el 2 de diciembre de 2013 .
- ^ Myhrvold, Nathan (7 de junio de 2006). "Corolario de la ley de Moore: Pixel Power" . New York Times . Consultado el 27 de noviembre de 2011 .
- ^ Kennedy, Randall C. (14 de abril de 2008). "Gordo, más gordo, más gordo: los reyes de la hinchazón de Microsoft" . InfoWorld . Consultado el 22 de agosto de 2011 .
- ^ Jinete (1944). El académico y el futuro de la biblioteca de investigación . Ciudad de Nueva York: Hadham Press.
- ^ Vida 2.0. (31 de agosto de 2006). El economista
- ^ Carlson, Robert H. (2010). "La biología es tecnología: la promesa, el peligro y el nuevo negocio de la vida de la ingeniería". Cambridge, MA: Harvard UP. Cite journal requiere
|journal=
( ayuda ) - ^ Carlson, Robert (septiembre de 2003). "El ritmo y la proliferación de las tecnologías biológicas" . Bioseguridad y bioterrorismo: estrategia, práctica y ciencia de la biodefensa . 1 (3): 203–214. doi : 10.1089 / 153871303769201851 . PMID 15040198 . S2CID 18913248 .
- ^ https://books.google.com/books?id=oRSMDF6y3l8C&printsec=frontcover#v=onepage&q&f=false Página 42, figura 2
- ^ https://books.google.com/books?id=ikEMAAAAIAAJ&q=%22learning+curve%22#v=snippet&q=%22learning%20curve%22&f=false The American Journal of Psychology, volumen 14 1903 por Granville Stanley Hall, Edward Bradford Titchene
- ^ Wright, TP, Factores que afectan el costo de los aviones, Journal of Aeronautical Sciences , 3 (4) (1936): 122-128.
- ^ Cereza, Steven (2004). "Ley de ancho de banda de Edholm". Espectro IEEE . 41 (7): 58–60. doi : 10.1109 / MSPEC.2004.1309810 . S2CID 27580722 .
- ^ Jindal, RP (2009). "De milibits a terabits por segundo y más. Más de 60 años de innovación" . 2009 2º Taller internacional sobre dispositivos electrónicos y tecnología de semiconductores : 1–6. doi : 10.1109 / EDST.2009.5166093 . ISBN 978-1-4244-3831-0. S2CID 25112828 .
Otras lecturas
- Brock, David C. (ed.) (2006). Comprensión de la ley de Moore: cuatro décadas de innovación . Filadelfia: Chemical Heritage Foundation. ISBN 0-941901-41-6 . OCLC 66463488 .
- Mody, Cyrus (2016). El brazo largo de la ley de Moore: microelectrónica y ciencia estadounidense . Cambridge, Mass .: The MIT Press. ISBN 978-0262035491.
- Thackray, Arnold; David C. Brock y Rachel Jones (2015). Ley de Moore: La vida de Gordon Moore, el revolucionario silencioso de Silicon Valley . Nueva York: Basic Books.
enlaces externos
- Kit de prensa de Intel : lanzado para el 40 aniversario de Moore's Law, con un boceto de 1965 de Moore
- Las vidas y la muerte de la ley de Moore - por Ilkka Tuomi ; un estudio detallado sobre la Ley de Moore y su evolución histórica y su crítica por Kurzweil
- Ninguna tecnología ha sido más disruptiva ... Presentación de diapositivas del crecimiento de microchip
- Velocidades de CPU de Intel (IA-32) 1994–2005 : los aumentos de velocidad en los últimos años parecen disminuir con respecto al aumento porcentual por año (disponible en formato PDF o PNG)
- Hoja de ruta tecnológica internacional para semiconductores (ITRS)
- "Gordon Moore, su ley y circuito integrado" , Dream 2047 , octubre de 2006
- Preguntas frecuentes de AC | net sobre la ley de Moore en archive.today (archivado 2013-01-02)
- 'Nuestras historias' de ASML, Gordon Moore sobre la ley de Moore , ASML Holding