Una escritura publicada es una transacción de escritura de bus de computadora que no espera una respuesta de finalización de escritura para indicar el éxito o el fracaso de la transacción de escritura. Para una escritura publicada, la CPU asume que el ciclo de escritura se completará con estados de espera cero, por lo que no espera a que termine. Esto acelera la escritura considerablemente. Para empezar, no tiene que esperar la respuesta finalizada, pero también permite una mejor canalización de la ruta de datos sin mucha penalización en el rendimiento.
Una escritura no publicada requiere que una transacción de bus responda con una respuesta de finalización de escritura para indicar el éxito o el fracaso de la transacción y, naturalmente, es mucho más lenta que una escritura publicada, ya que requiere un retardo de ida y vuelta similar a las transacciones de bus de lectura.
En referencia a los accesos al bus de memoria, una escritura publicada se denomina escritura de memoria publicada (PMW) .