De Wikipedia, la enciclopedia libre
  (Redirigido desde 3B20D )
Saltar a navegación Saltar a búsqueda
Una computadora 3B15, alrededor de 1997

Las computadoras de la serie 3B son una línea de miniordenadores que fueron producidos por AT & T Sistemas Informáticos ' Western Electric subsidiaria para su uso con la empresa UNIX sistema operativo y sus internos en micro-programados unidades de procesamiento central. La línea consta principalmente de los modelos 3B20, 3B5, 3B15, 3B2 y 3B4000. La serie se destaca por controlar una serie de sistemas de conmutación electrónica (ESS) para telecomunicaciones , con fines informáticos generales y por servir como base histórica de portabilidad de software para UNIX comercial.

3B procesadores de alta disponibilidad [ editar ]

La serie original de computadoras 3B incluye los modelos 3B20C, 3B20D, 3B21D y 3B21E.

El 3B (3B20D / 3B20C / 3B21D / 3B21E) es una unidad de procesador de alta disponibilidad dúplex ( redundante ) microprogramada de 32 bits con un sistema operativo en tiempo real . Se utiliza en el entorno de las telecomunicaciones y se produjo por primera vez a fines de la década de 1970 en la fábrica de WECo en Lisle, Illinois. Utiliza el sistema operativo Duplex Multi Environment Real Time ( DMERT ) que pasó a llamarse UNIX-RTR (Real Time Reliable) en 1982. La unidad de manipulación de datos (DMU) proporcionó operaciones aritméticas y lógicas en palabras de 32 bits utilizando AMD 2901 bipolar 4- elementos del procesador de bits. [1]El primer 3B20D se denominó Modelo 1. La unidad de control de cada procesador constaba de dos marcos de tarjetas. Todo el sistema dúplex requería muchos marcos de tarjetas de circuito de siete pies más al menos un marco de unidad de cinta (la mayoría de las compañías telefónicas escribían los datos de facturación en cintas magnéticas ) y muchas unidades de disco del tamaño de una lavadora. Para fines de capacitación y laboratorio, un 3B20D podría dividirse en dos sistemas "semidúplex". Un 3B20S constaba de la mayor parte del mismo hardware que un semidúplex, pero utilizaba un sistema operativo completamente diferente.

El 3B20C estuvo brevemente disponible como una computadora de uso general multiprocesamiento tolerante a fallas de alta disponibilidad en el mercado comercial en 1984. El 3B20E fue creado para proporcionar un 3B20D de costo reducido para oficinas pequeñas que no esperaban una disponibilidad tan alta . Consistía en un entorno 3B20D virtual "emulado" que se ejecutaba en una computadora autónoma de propósito general (el sistema se transfirió a muchas computadoras pero se ejecuta principalmente en el entorno Sun Microsystems Solaris ).

Ha habido muchas mejoras en el sistema 3B20D UNIX-RTR tanto en software como en hardware durante las décadas de 1980, 1990 y 2000. Estos incluyeron algunas características notables como el funcionamiento independiente del disco (DIOP: la capacidad de continuar el procesamiento de software esencial, como las telecomunicaciones, después de una falla dúplex de discos esenciales redundantes); arranque fuera de línea (la capacidad de dividir por la mitad y arrancar la mitad fuera de servicio, normalmente en una nueva versión de software); y cambiar hacia adelante (cambiar el procesamiento a la mitad previamente fuera de servicio). El procesador fue rediseñado y renombrado en 1992 como 3B21D. Todavía se utiliza a partir de 2016 como componente de muchos productos Alcatel-Lucent , como el punto de transferencia de señal 2STP y el 4ESS yInterruptores 5ESS (tanto alámbricos como inalámbricos).

Computadoras de uso general [ editar ]

Un 3B2 modelo 400

La familia de sistemas informáticos 3B de uso general incluye 3B2, 3B5, 3B15, 3B20S y 3B4000.

Estas computadoras recibieron el nombre del exitoso 3B20D. El 3B20S (simplex) se ejecutó usando el sistema operativo UNIX y fue desarrollado en Bell Labs y producido por WECo en 1982 para uso interno de Bell System de propósito general , y más tarde para el mercado de minicomputadoras. Las otras computadoras 3B también fueron creadas para este mercado y eventualmente estaban ejecutando UNIX System V de AT&T.

3B20S [ editar ]

El 3B20S tenía prácticamente el mismo hardware que el 3B20D. La máquina tenía aproximadamente el tamaño de un refrigerador grande y requería un mínimo de 170 pies cuadrados de espacio en el piso. [2] Estuvo en uso en los Juegos Olímpicos de Verano de 1984 , donde alrededor de doce 3B20S cumplieron los requisitos de correo electrónico del Sistema de Mensajería Electrónica , que fue construido para reemplazar el sistema de mensajería basado en el hombre de las Olimpiadas anteriores. El sistema conectó alrededor de 1800 terminales de usuario y 200 impresoras. [3]

3B2 [ editar ]

Placa base 3B2 / 300
VME 3B2

El 3B2 se introdujo utilizando el microprocesador WE 32000 de 32 bits con chips de administración de memoria que admitían la paginación por demanda . El 3B2 Modelo 300 tenía aproximadamente 4 pulgadas (100 mm) de alto y el 3B2 Modelo 400 tenía aproximadamente 8 pulgadas (200 mm) de alto. El 300 pronto fue reemplazado por el 3B2 / 310, que presentaba la CPU WE 32100 al igual que todos los modelos posteriores. El Modelo 400 permitía más ranuras para periféricos y más memoria, y tenía una unidad de cinta QIC de 23 MB incorporada administrada por un controlador de disquete (apodado "cinta de disquete"). Estos tres modelos utilizan estándar MFM 5 Unidades de disco duro de 14 ". El 3B2 / 600 ofreció una mejora en rendimiento y capacidad: contó con un SCSIcontrolador para la cinta QIC de 60 MB y dos unidades de disco internas de altura completa. El 600 tenía aproximadamente el doble de alto que el 400 y estaba orientado con las unidades de cinta y disquete opuestas al backplane (en lugar de en ángulo recto como en los modelos 3xx, 4xx y 500 posteriores). Los primeros modelos usaban una tarjeta Emulex interna para conectar el controlador SCSI con discos ESDI, y los modelos posteriores usaban unidades SCSI directamente. El 3B2 / 500 fue el siguiente modelo en aparecer, esencialmente un 3B2 / 600 con suficientes componentes removidos para caber en una caja de 400; en esta conversión se sacrificaron una unidad de disco interna y varias ranuras de backplane. A diferencia del 600, que debido a sus dos grandes ventiladores era bastante ruidoso, el 500 era tolerable en un entorno de oficina, como el 400. El 3B2 / 700 era una versión mejorada del 600 con un procesador un poco más rápido,y el 3B2 / 1000 fue un paso adicional en esta dirección.

3B5 [ editar ]

El 3B5 se construyó utilizando el microprocesador Western Electric WE 32000 de 32 bits más antiguo . Las versiones iniciales tenían hardware de unidad de administración de memoria discreta que usaba arreglos de puertas y admitían traducción de memoria basada en segmentos. La E / S se programó mediante técnicas de asignación de memoria. La máquina era aproximadamente del tamaño de un lavavajillas, aunque agregar la unidad de cinta de carrete a carrete aumentó su tamaño.

Estas computadoras usaban discos duros SMD .

3B15 [ editar ]

El 3B15 fue el sucesor más rápido del 3B5, con un factor de forma grande similar.

3B4000 [ editar ]

El 3B4000 era un servidor de alta disponibilidad basado en una arquitectura 'perfectamente acoplada' que utilizaba el procesador de 32 bits de la serie WE 32x00. Conocido internamente como 'Apache', el 3B4000 fue una continuación del 3B15 e inicialmente usó un 3B15 como procesador maestro. Desarrollado a mediados de la década de 1980 en las instalaciones de Indian Hill West por el Laboratorio de Desarrollo de Computadoras de Alto Rendimiento, el sistema constaba de múltiples placas procesadoras de alto rendimiento (en ese momento): elementos de procesamiento adjuntos (APE) y elementos de comunicación adjuntos (ACE). Estos procesadores adjuntos ejecutaron un kernel UNIX personalizado con controladores para SCSI (APE) y placas serie (ACE). Las placas de procesamiento se interconectaron mediante un bus paralelo redundante de baja latencia (ABUS) que se ejecuta a 20 MHz.Los kernels de UNIX que se ejecutan en los procesadores adjuntos se modificaron para permitir la bifurcación / ejecución de procesos en las unidades de procesamiento. Las llamadas al sistema y los controladores periféricos también se ampliaron para permitir que los procesos accedan a recursos remotos en ABUS. Dado que el ABUS era intercambiable en caliente, se podían agregar o reemplazar procesadores sin apagar el sistema. Si uno de los procesadores adjuntos fallaba durante la operación, el sistema podría detectar y reiniciar los programas que se habían estado ejecutando en el elemento fallado.el sistema podría detectar y reiniciar los programas que se habían estado ejecutando en el elemento fallido.el sistema podría detectar y reiniciar los programas que se habían estado ejecutando en el elemento fallido.

El 3B4000 fue capaz de una expansión significativa; un sistema de prueba (incluido el almacenamiento) ocupaba 17 gabinetes de altura media. En general, el rendimiento del sistema aumentó linealmente con elementos de procesamiento adicionales; sin embargo, la falta de una verdadera capacidad de memoria compartida requirió la reescritura de aplicaciones que dependían en gran medida de esta función para evitar una grave penalización del rendimiento.

Estación de trabajo de escritorio 3B1 [ editar ]

Oficialmente llamada AT&T UNIX PC , [4] AT&T introdujo una computadora de escritorio en 1985 que a menudo se denominó 3B1 . Sin embargo, esta estación de trabajo no estaba relacionada en hardware con la línea 3B y estaba basada en el microprocesador Motorola 68010 . Ejecutó un derivado de Unix System V Release 2 de Convergent Technologies . El sistema, también conocido como PC-7300 , se diseñó para su uso como herramienta de productividad en entornos de oficina y como centro de comunicaciones electrónicas. [4]

Ver también [ editar ]

  • Sistemas informáticos de AT&T
  • Sistemas informáticos Altos
  • Interruptor 4ESS
  • Sistema de conmutación de interruptor 5ESS
  • Microprocesador WE 32100
  • Sistema operativo DMERT

Referencias [ editar ]

  1. ^ JO Becker, The 3B20D PROCESSOR and DMERT Operating System (The Bell System Technical Journal, enero de 1983, Vol.62, No. 1, Parte 1), página 193
  2. ^ Descripción y índice del sistema de procesador 3B20S , Western Electric Co., julio de 1981.
  3. ^ El sistema de mensajería electrónica de los Juegos Olímpicos se demostró en IEEE Explore , noviembre de 1983, página 113.
  4. ^ a b AT&T, Código de selección 999-601-311IS, Manual del propietario de PC AT&T UNIX (1986)

Enlaces externos [ editar ]

  • Manuales 3B2
  • Sistemas informáticos AT&T 3B2 / 3B5
  • Revisión de la computadora AT&T 3B2 400 en YouTube