El microprocesador Hewlett-Packard FOCUS , lanzado en 1982, fue el primer microprocesador comercial de un solo chip y totalmente de 32 bits disponible en el mercado. En este momento, todos los competidores de 32 bits ( DEC , IBM , Prime Computer , etc.) usaban diseños de CPU de trozos de bits de múltiples chips , mientras que los diseños de un solo chip como el Motorola 68000 eran una mezcla de 32 y 16 bits.
Introducida en las estaciones de trabajo y servidores Hewlett-Packard HP 9000 Serie 500 (originalmente lanzada como HP 9020 y también, extraoficialmente, llamada HP 9000 Serie 600), la CPU de un solo chip se usó junto con el Procesador de E / S (IOP), Memoria Controlador (MMU), Reloj y varios dispositivos RAM dinámicos de 128 kilobits [1] como base de la arquitectura del sistema HP 9000. [2] Era una implementación de 32 bits de la arquitectura de pila de la computadora HP 3000 de 16 bits , [3] con más de 220 instrucciones (algunas de 32 bits de ancho, algunas de 16 bits de ancho), un modelo de memoria segmentada y sin programador de propósito general -Visible registros . [4]El diseño de la CPU FOCUS se inspiró en gran medida en el diseño de chip personalizado de silicio sobre zafiro (SOS) que HP utilizó en sus máquinas de la serie HP 3000.
Debido a la alta densidad del proceso de CI NMOS-III de HP , [5] la disipación de calor fue un problema. Por lo tanto, los chips se montaron en placas de circuitos impresos especiales , con una lámina de cobre de ~ 1 mm en su núcleo, denominada "finstrates" . [6] [7]
La CPU Focus está microcodificada con un almacén de control de microcódigo de 9,216 por 38 bits . Los registros y rutas de datos internos tienen un ancho de 32 bits. La CPU Focus tiene un recuento de transistores de 450.000 FET. [3] [7]
Referencias
- ^ Wheeler, John K .; Spencer, John R .; Beucler, Dale R .; Kohlhardt, Charlie G. (agosto de 1983). "RAM dinámica NMOS de 128K bits con redundancia" . Diario de Hewlett-Packard . 34 (8): 20–24 . Consultado el 6 de octubre de 2020 .
- ^ Beyers, Joseph W .; Zeller, Eugene R .; Seccombe, S. Dana (agosto de 1983). "La tecnología VLSI empaqueta el sistema informático de 32 bits en un paquete pequeño" . Diario de Hewlett-Packard . 34 (8): 3–6 . Consultado el 6 de octubre de 2020 .
- ^ a b Burkhart, Kevin P .; Forsyth, Mark A .; Hammer, Mark E .; Tanksalvala, Darius F. (agosto de 1983). "Un microprocesador VLSI de 18 MHz y 32 bits" . Diario de Hewlett-Packard . 34 (8): 7–8, 10, 11 . Consultado el 6 de octubre de 2020 .
- ^ Fiasconaro, James G. (agosto de 1983). "Conjunto de instrucciones para un procesador de un solo chip de 32 bits" . Diario de Hewlett-Packard . 34 (8): 9-10 . Consultado el 6 de octubre de 2020 .
- ^ Mikkelson, James M .; Fei, Fung-Sun; Malhotra, Arun K .; Seccombe, S. Dana (agosto de 1983). "Tecnología de proceso NMOS-III" . Diario de Hewlett-Packard . 34 (8): 27–30 . Consultado el 6 de octubre de 2020 .
- ^ Malhotra, Arun K .; Leinbach, Glen E .; Straw, Jeffery J .; Wagner, Guy R. (agosto de 1983). "Finstrate: un nuevo concepto en envases VLSI" . Diario de Hewlett-Packard . 34 (8): 24-26 . Consultado el 6 de octubre de 2020 .
- ^ a b "OpenPA: HP 9000/500 FOCUS" . Paul Weissmann . Consultado el 25 de febrero de 2005 .
- "Museo de Computadoras HP: Escritorios Técnicos: Serie 500" . Ver "Documentación del producto" . para artículos de revistas de HP.
- "HP 9000" (PDF) . HP Journal . 34 (8). Agosto de 1983.
- Beyers, JW; Dohse, LJ; Fucetola, JP; Kochis, RL; Lob, CG; Taylor, GL; Zeller, ER (octubre de 1981). "Un chip de CPU VLSI de 32 bits". Revista IEEE de circuitos de estado sólido . 16 (5): 537–542. doi : 10.1109 / JSSC.1981.1051634 .