El z15 es un microprocesador fabricado por IBM para sus computadoras mainframe IBM Z , anunciado el 12 de septiembre de 2019. [2]
Información general | |
---|---|
Lanzado | 2019 |
Diseñada por | IBM |
Actuación | |
Max. Frecuencia de reloj de la CPU | 5,2 [1] GHz |
Cache | |
Caché L1 | 128 KB I-L1 128 KB D-L1 por núcleo |
Caché L2 | 4 MB I-L2 4 MB D-L2 por núcleo |
Caché L3 | 256 MB compartidos |
Arquitectura y clasificación | |
Min. tamaño de la característica | 14 millas náuticas [1] |
Conjunto de instrucciones | z / Arquitectura |
Especificaciones físicas | |
Núcleos |
|
Historia | |
Predecesor | z14 |
Descripción
El chip de la unidad de procesador (chip PU) tiene 12 núcleos. Los núcleos z15 admiten subprocesos múltiples simultáneos de dos vías . [3]
Los núcleos de aplicar la CISC z / Arquitectura con un superescalar , fuera de orden tubería . La novedad de z15 es una unidad aceleradora Nest en chip, compartida por todos los núcleos, para acelerar la compresión . [3]
La caché (por ejemplo, el nivel 3) se duplica con respecto a la generación anterior z14, mientras que la "caché L4 aumentó de 672 MB a 960 MB, o + 43%" con el nuevo chip adicional System Controller (SC) SCM. Tanto él como todos los niveles de caché en el procesador principal desde el nivel 1 utilizan eDRAM , en lugar de la SRAM de uso tradicional . "Un sistema de cinco cajones CPC tiene 4800 MB (5 x 960 MB) de caché L4 compartida".
Ver también
Referencias
- ^ a b c "IBM z15 (z15)" . IBM .
- ^ "IBM presenta z15 con capacidades de privacidad de datos pioneras en la industria" (Comunicado de prensa). IBM. 12 de septiembre de 2019.
- ^ a b Guía técnica de IBM z15 (8561) (PDF) . Septiembre de 2019. SG24-8851-00 . Consultado el 14 de septiembre de 2019 .