En la fabricación de semiconductores , la tecnología de silicio sobre aislante ( SOI ) es la fabricación de dispositivos semiconductores de silicio en un sustrato de silicio-aislante-silicio en capas , para reducir la capacitancia parásita dentro del dispositivo, mejorando así el rendimiento. [1] Los dispositivos basados en SOI se diferencian de los dispositivos convencionales de silicio en que la unión de silicio está por encima de un aislante eléctrico , normalmente dióxido de silicio o zafiro (estos tipos de dispositivos se denominan silicio sobre zafiro, o SOS). La elección del aislante depende en gran medida de la aplicación prevista, ya que el zafiro se utiliza para aplicaciones de radiofrecuencia (RF) de alto rendimiento y sensibles a la radiación, y el dióxido de silicio para la disminución de los efectos de canal corto en otros dispositivos microelectrónicos. [2] La capa aislante y la capa superior de silicio también varían ampliamente con la aplicación. [3]
Necesidad de la industria
La tecnología SOI es una de las varias estrategias de fabricación para permitir la miniaturización continua de dispositivos microelectrónicos , denominada coloquialmente "extender la ley de Moore " (o "More Moore", abreviado "MM"). Los beneficios reportados de SOI en relación con el procesamiento de silicio convencional ( CMOS a granel ) incluyen: [4]
- Menor capacitancia parásita debido al aislamiento del silicio a granel, lo que mejora el consumo de energía con un rendimiento equivalente
- Resistencia al enclavamiento debido al aislamiento completo de las estructuras de los pozos n y p
- Mayor rendimiento en VDD equivalente . Puede funcionar con VDD bajos [5]
- Dependencia reducida de la temperatura debido a la ausencia de dopaje
- Mejor rendimiento debido a la alta densidad, mejor utilización de obleas
- Problemas de antena reducidos
- No se necesitan grifos corporales ni de pozo
- Corrientes de fuga más bajas debido al aislamiento, por lo tanto, mayor eficiencia energética
- Inherentemente endurecido por radiación (resistente a errores suaves), lo que reduce la necesidad de redundancia
Desde una perspectiva de fabricación, los sustratos SOI son compatibles con la mayoría de los procesos de fabricación convencionales. En general, un proceso basado en SOI puede implementarse sin equipo especial o reequipamiento significativo de una fábrica existente. Entre los desafíos exclusivos de SOI se encuentran los nuevos requisitos de metrología para tener en cuenta la capa de óxido enterrada y las preocupaciones sobre la tensión diferencial en la capa de silicio superior. El voltaje umbral del transistor depende del historial de funcionamiento y del voltaje aplicado, lo que dificulta el modelado. La principal barrera para la implementación de SOI es el aumento drástico en el costo del sustrato, que contribuye con un aumento estimado del 10 al 15% a los costos totales de fabricación. [6] [se necesitan citas adicionales ]
Transistores SOI
Un SOI MOSFET es un dispositivo de transistor de efecto de campo semiconductor de óxido metálico (MOSFET) en el que se forma una capa semiconductora como silicio o germanio sobre una capa aislante que puede ser una capa de óxido enterrado (BOX) formada en un sustrato semiconductor. [7] [8] [9] Los dispositivos SOI MOSFET están adaptados para su uso en la industria informática. [ cita requerida ] La capa de óxido enterrada se puede utilizar en diseños SRAM . [10] Hay dos tipos de dispositivos SOI: MOSFET PDSOI (SOI parcialmente agotado) y FDSOI (SOI completamente agotado). Para un MOSFET PDSOI de tipo n, la película tipo p intercalada entre el óxido de la puerta (GOX) y el óxido enterrado (BOX) es grande, por lo que la región de agotamiento no puede cubrir toda la región p. Entonces, hasta cierto punto, PDSOI se comporta como MOSFET a granel. Obviamente, existen algunas ventajas sobre los MOSFET a granel. La película es muy delgada en los dispositivos FDSOI de modo que la región de agotamiento cubre toda la película. En FDSOI, la puerta frontal (GOX) admite menos cargas de agotamiento que la masa, por lo que se produce un aumento en las cargas de inversión que dan como resultado velocidades de conmutación más altas. La limitación de la carga de agotamiento por parte de BOX induce una supresión de la capacitancia de agotamiento y, por lo tanto, una reducción sustancial de la oscilación del subumbral, lo que permite que los MOSFET FD SOI funcionen con una polarización de puerta más baja, lo que resulta en una operación de menor potencia. La oscilación del subumbral puede alcanzar el valor teórico mínimo para MOSFET a 300K, que es 60mV / década. Este valor ideal se demostró por primera vez mediante simulación numérica. [11] [12] Otros inconvenientes en los MOSFET a granel, como la caída del voltaje de umbral, etc. se reducen en FDSOI ya que los campos eléctricos de fuente y drenaje no pueden interferir debido a la CAJA. El principal problema en PDSOI es el " efecto de cuerpo flotante (FBE)" ya que la película no está conectada a ninguno de los suministros. [ cita requerida ]
Fabricación de obleas SOI
Las obleas SOI a base de SiO 2 se pueden producir mediante varios métodos:
- SIMOX - S eparation por IM plantación de OX yGen - utiliza un oxígeno implantación haz de iones proceso seguido por recocido a alta temperatura para crear un SiO enterrado 2 capa. [13] [14]
- Unión de obleas [15] [16] : la capa aislante se forma uniendo directamente silicio oxidado con un segundo sustrato. Posteriormente se elimina la mayor parte del segundo sustrato, y los restos forman la capa superior de Si.
- Un ejemplo destacado de un proceso de unión de obleas es el método Smart Cut desarrollado por la empresa francesa Soitec, que utiliza la implantación de iones seguida de una exfoliación controlada para determinar el grosor de la capa superior de silicio.
- NanoCleave es una tecnología desarrollada por Silicon Genesis Corporation que separa el silicio mediante tensión en la interfaz de silicio y aleación de silicio-germanio . [17]
- ELTRAN es una tecnología desarrollada por Canon que se basa en silicio poroso y corte de agua. [18]
- Métodos de semillas [19] : en los que la capa superior de Si se cultiva directamente sobre el aislante. Los métodos de semillas requieren algún tipo de plantilla para la homoepitaxia, que puede lograrse mediante el tratamiento químico del aislante, un aislante cristalino orientado apropiadamente, o vías a través del aislante desde el sustrato subyacente.
En la referencia [1] se puede encontrar una revisión exhaustiva de estos diversos procesos de fabricación .
Industria de la microelectrónica
Investigar
El concepto de silicio sobre aislante se remonta a 1964, cuando fue propuesto por CW Miller y PH Robinson. [20] En 1979, un equipo de investigación de Texas Instruments que incluía a AF Tasch, TC Holloway y Kai Fong Lee fabricó un MOSFET de silicio sobre aislante (transistor de efecto de campo semiconductor de óxido metálico). [21] En 1983, un equipo de investigación de Fujitsu dirigido por S. Kawamura fabricó un circuito integrado tridimensional con estructura SOI CMOS (semiconductor de óxido de metal complementario). [22] En 1984, el mismo equipo de investigación de Fujitsu fabricó una matriz de puertas 3D con una estructura dual SOI / CMOS apilada verticalmente utilizando recristalización de haz. [23] El mismo año, los investigadores del Laboratorio Electrotécnico Toshihiro Sekigawa y Yutaka Hayashi fabricaron un MOSFET de doble puerta , demostrando que los efectos de canal corto se pueden reducir significativamente intercalando un dispositivo SOI completamente agotado entre dos electrodos de puerta conectados entre sí. [24] [25] En 1986, Jean-Pierre Colinge de HP Labs fabricó dispositivos SOI NMOS utilizando películas delgadas de silicona de 90 nm . [26]
En 1989, Ghavam G. Shahidi inició el Programa de Investigación SOI en el Centro de Investigación IBM Thomas J Watson . [27] Fue el arquitecto jefe de tecnología SOI en IBM Microelectronics , donde hizo contribuciones fundamentales, desde la investigación de materiales hasta el desarrollo de los primeros dispositivos comercialmente viables, con el apoyo de su jefe Bijan Davari . [28] Shahidi fue una figura clave para hacer de la tecnología SOI CMOS una realidad fabricable. A principios de la década de 1990, demostró una técnica novedosa para combinar el crecimiento excesivo epitaxial de silicio y el pulido químico mecánico para preparar material SOI con calidad de dispositivo para fabricar dispositivos y circuitos simples, lo que llevó a IBM a expandir su programa de investigación para incluir sustratos SOI. También fue el primero en demostrar la ventaja del retardo de energía de la tecnología SOI CMOS sobre el CMOS masivo tradicional en aplicaciones de microprocesador . Superó las barreras que impedían la adopción de SOI por parte de la industria de semiconductores y fue fundamental para impulsar el desarrollo del sustrato de SOI a los niveles de calidad y costo adecuados para la producción en masa. [29]
En 1994, un equipo de investigación de IBM dirigido por Shahidi, Bijan Davari y Robert H. Dennard fabricó los primeros dispositivos SOI CMOS de menos de 100 nanómetros . [30] [31] En 1998, un equipo de investigadores de Hitachi , TSMC y UC Berkeley demostraron el FinFET ( transistor de efecto de campo de aletas ), [32] que es un MOSFET de doble puerta no plano construido sobre un sustrato SOI. [33] A principios de 2001, Shahidi usó SOI para desarrollar un dispositivo CMOS de RF de baja potencia , lo que resultó en un aumento de la frecuencia de radio, en IBM. [28]
Comercialización
La investigación de Shahidi en IBM condujo al primer uso comercial de SOI en la tecnología CMOS convencional. [27] SOI se comercializó por primera vez en 1995, cuando el trabajo de Shahidi en SOI convenció a John Kelly, que dirigía la división de servidores de IBM, de adoptar SOI en la línea de productos de servidor AS / 400 , que utilizaba CMOS de 220 nm con dispositivos SOI de metalización de cobre. [28] IBM comenzaron a utilizar SOI en la gama alta RS64-IV "Istar" PowerPC-AS microprocesador en 2000. Otros ejemplos de microprocesadores construidos en la tecnología de SOI incluir AMD 's 130 nm, 90 nm, 65 nm, 45 nm y Procesadores de uno, dos, cuatro, seis y ocho núcleos de 32 nm desde 2001. [34]
A finales de 2001, IBM estaba preparada para introducir dispositivos SOI CMOS de 130 nanómetros con cobre y dieléctrico de baja κ para el back-end, según el trabajo de Shahidi. [28] Freescale adoptó SOI en su CPU PowerPC 7455 a finales de 2001. Actualmente, [ ¿cuándo? ] Freescale está enviando productos SOI en líneas de 180 nm , 130 nm , 90 nm y 45 nm . [35] Los procesadores basados en PowerPC y Power ISA de 90 nm utilizados en Xbox 360 , PlayStation 3 y Wii también utilizan tecnología SOI. Sin embargo, las ofertas competitivas de Intel continúan [ ¿cuándo? ] para utilizar tecnología CMOS masiva convencional para cada nodo de proceso, en lugar de centrarse en otros lugares como HKMG y transistores de triple puerta para mejorar el rendimiento de los transistores. En enero de 2005, los investigadores de Intel informaron sobre un láser Raman de guía de ondas de nervadura de silicio de un solo chip experimental construido con SOI. [36]
En cuanto a las fundiciones tradicionales, en julio de 2006 TSMC afirmó que ningún cliente quería SOI, [37] pero Chartered Semiconductor dedicó una fábrica completa a SOI. [38]
Uso en aplicaciones de radiofrecuencia (RF) de alto rendimiento
En 1990, Peregrine Semiconductor comenzó a desarrollar una tecnología de proceso SOI utilizando un nodo CMOS estándar de 0,5 μm y un sustrato de zafiro mejorado. Su proceso patentado de silicio sobre zafiro (SOS) se usa ampliamente en aplicaciones de RF de alto rendimiento. Los beneficios intrínsecos del sustrato de zafiro aislante permiten un alto aislamiento, alta linealidad y tolerancia a descargas electrostáticas (ESD). Varias otras empresas también han aplicado la tecnología SOI a aplicaciones de RF exitosas en teléfonos inteligentes y radios celulares. [39] [ cita (s) adicional (es) necesarias ]
Uso en fotónica
Las obleas SOI se utilizan ampliamente en la fotónica de silicio . [40] La capa de silicio cristalino sobre el aislante se puede utilizar para fabricar guías de ondas ópticas y otros dispositivos ópticos, pasivos o activos (por ejemplo, a través de implantaciones adecuadas). El aislante enterrado permite la propagación de la luz infrarroja en la capa de silicio sobre la base de la reflexión interna total. La superficie superior de las guías de ondas puede dejarse descubierta y expuesta al aire (por ejemplo, para aplicaciones de detección), o cubrirse con un revestimiento, típicamente hecho de sílice. [ cita requerida ]
Desventajas
La principal desventaja de la tecnología SOI en comparación con la industria de semiconductores convencional es un mayor costo de fabricación. [41] A partir de 2012, solo IBM y AMD utilizaron SOI como base para procesadores de alto rendimiento y los otros fabricantes (Intel, TSMC, Global Foundries, etc.) utilizaron obleas de silicio convencionales para construir sus chips CMOS . [41]
Mercado SOI
A partir de 2020, se proyectó que el mercado que utiliza el proceso SOI crecerá aproximadamente un 15% durante los próximos 5 años según el grupo Market Research Future. [42]
Ver también
- CMOS
- FinFET
- Intel TeraHertz - tecnología similar de Intel
- MOSFET
- Silicio sobre zafiro
- Ingeniería de deformación
- Wafer (electrónica)
- Unión de obleas
Referencias
- ^ a b Celler, GK; Cristoloveanu, S. (2003). "Fronteras del silicio sobre aislante". J Appl Phys . 93 (9): 4955. Código Bibliográfico : 2003JAP .... 93.4955C . doi : 10.1063 / 1.1558223 .
- ^ Marshall, Andrew; Natarajan, Sreedhar (2002). Diseño SOI: técnicas analógicas, de memoria y digitales . Boston: Kluwer. ISBN 0792376404.
- ^ Colinge, Jean-Pierre (1991). Tecnología de silicona sobre aislante: materiales según VLSI . Berlín: Springer Verlag. ISBN 978-0-7923-9150-0.
- ^ Silicon-on-insulator - Ecosistema y tecnología SOI - Aplicaciones SOI emergentes por Horacio Méndez, Director Ejecutivo del Consorcio de la Industria SOI, 9 de abril de 2009
- ^ "Copia archivada" (PDF) . Archivado desde el original (PDF) el 18 de abril de 2013 . Consultado el 12 de abril de 2014 .CS1 maint: copia archivada como título ( enlace )
- ^ "IBM promociona la tecnología de fabricación de chips" . cnet.com . 29 de marzo de 2001 . Consultado el 22 de abril de 2018 .
- ^ Patente de Estados Unidos 6,835,633 obleas SOI con 30-100 Ang. Buried OX creado por unión de obleas usando 30-100 Ang. óxido fino como capa de unión
- ^ Patente de los Estados Unidos 7,002,214 Dispositivos FET de pozo retrógrado súper empinado de cuerpo ultradelgado (SSRW)
- ^ MOSFET SOI de cuerpo ultrafino para la era de un micrón profundo por debajo del décimo ; Yang-Kyu Choi; Asano, K .; Lindert, N .; Subramanian, V .; Tsu-Jae King; Bokor, J .; Chenming Hu; Cartas de dispositivos electrónicos, IEEE; Volumen 21, Número 5, mayo de 2000 Página (s): 254-255
- ^ La patente de los Estados Unidos 7138685 "Célula vertical MOSFET SRAM" describe estructuras de óxido enterrado SOI (BOX) y métodos para implementar estructuras SOI BOX mejoradas.
- ^ F. Balestra, Caracterización y simulación de MOSFET SOI con control de potencial trasero, tesis doctoral, INP-Grenoble, 1985
- ^ F. Balestra, Desafíos para la operación de dispositivos semiconductores de potencia ultrabaja, en "Tendencias futuras en microelectrónica: viaje hacia lo desconocido", S. Lury, J. Xu, A. Zaslavsky Eds., J. Wiley & Sons, 2016
- ^ Patente de EE. UU. 5,888,297 Método de fabricación del sustrato SOI Atsushi Ogura, fecha de emisión: 30 de marzo de 1999
- ^ Patente estadounidense 5.061.642 Método de fabricación de semiconductores en aislante Hiroshi Fujioka, fecha de emisión: 29 de octubre de 1991
- ^ "Unión de obleas de semiconductores: ciencia y tecnología" por Q.-Y. Tong y U. Gösele, Wiley-Interscience, 1998, ISBN 978-0-471-57481-1
- ^ Patente de EE. UU. 4,771,016 Usando un proceso térmico rápido para fabricar un semiconductor de soi unido por obleas, George Bajor et al., Fecha de emisión: 13 de septiembre de 1988
- ^ "SIGEN.COM" . www.sigen.com . Consultado el 22 de abril de 2018 .
- ^ ELTRAN - Novedosa tecnología de obleas SOI Archivado el 27 de septiembre de 2007 en Wayback Machine , JSAPI vol.4
- ^ Patente de Estados Unidos 5.417.180
- ^ Colinge, Jean-Pierre (2003). "Transistores MOS de silicio sobre aislante de puerta múltiple" . Tecnología y dispositivos microelectrónicos, SBMICRO 2003: Actas del Decimoctavo Simposio Internacional . La Sociedad Electroquímica . págs. 2-17. ISBN 9781566773898.
- ^ Tasch, AF; Holloway, TC; Lee, KF; Gibbons, JF (1979). "Mosfets de silicona sobre aislante fabricados en polisilicio recocido con láser sobre SiO2". Cartas de electrónica . 15 (14): 435–437. Código bibliográfico : 1979ElL .... 15..435T . doi : 10.1049 / el: 19790312 .
- ^ Kawamura, S .; Sasaki, N .; Yo espero.; Mukai, R .; Nakano, M .; Takagi, M. (diciembre de 1983). "Circuitos integrados de SOI / CMOS tridimensionales fabricados por recristalización de haz". Reunión internacional de dispositivos electrónicos de 1983 : 364–367. doi : 10.1109 / IEDM.1983.190517 . S2CID 11689645 .
- ^ Kawamura, S .; Sasaki, Nobuo; Yo espero.; Mukai, R .; Nakano, M .; Takagi, M. (1984). "Matriz de puerta tridimensional con estructura doble SOI / CMOS apilada verticalmente fabricada por recristalización de haz" . 1984 Simposio sobre tecnología VLSI. Recopilación de artículos técnicos : 44–45.
- ^ Colinge, Jean-Pierre (2008). FinFET y otros transistores de múltiples puertas . Springer Science & Business Media. pag. 11. ISBN 9780387717517.
- ^ Sekigawa, Toshihiro; Hayashi, Yutaka (1 de agosto de 1984). "Características de voltaje umbral calculadas de un transistor XMOS que tiene una puerta inferior adicional". Electrónica de estado sólido . 27 (8): 827–828. Código Bibliográfico : 1984SSEle..27..827S . doi : 10.1016 / 0038-1101 (84) 90036-4 . ISSN 0038-1101 .
- ^ Colinge, Jean-Pierre (1986). "Pendiente subumbral de los MOSFET SOI de película fina". Cartas de dispositivos electrónicos IEEE . 7 (4): 244–246. Código bibliográfico : 1986IEDL .... 7..244C . doi : 10.1109 / EDL.1986.26359 . S2CID 19576481 .
- ^ a b "Ghavam G. Shahidi" . IEEE Xplore . Instituto de Ingenieros Eléctricos y Electrónicos . Consultado el 16 de septiembre de 2019 .
- ^ a b c d "El científico de SOI se cuenta entre los últimos becarios de IBM" . EE Times . 30 de mayo de 2001.
- ^ "Ghavam Shahidi" . Historia de la Ingeniería y la Tecnología . Instituto de Ingenieros Eléctricos y Electrónicos . Consultado el 16 de septiembre de 2019 .
- ^ Shahidi, Ghavam G .; Davari, Bijan ; Dennard, Robert H .; Anderson, CA; Chappell, BA; et al. (Diciembre de 1994). "Una temperatura ambiente de 0,1 µm CMOS en SOI". Transacciones IEEE en dispositivos electrónicos . 41 (12): 2405–2412. Código bibliográfico : 1994ITED ... 41.2405S . doi : 10.1109 / 16.337456 .
- ^ Critchlow, DL (2007). "Recuerdos sobre escala MOSFET" . Boletín de la sociedad de circuitos de estado sólido IEEE . 12 (1): 19-22. doi : 10.1109 / N-SSC.2007.4785536 .
- ^ Tsu-Jae King, Liu (11 de junio de 2012). "FinFET: Historia, Fundamentos y Futuro" . Universidad de California, Berkeley . Simposio sobre el curso corto de tecnología VLSI . Consultado el 9 de julio de 2019 .
- ^ Hisamoto, Digh; Hu, Chenming ; Huang, Xuejue; Lee, Wen-Chin; Kuo, C .; et al. (Mayo de 2001). "FinFET de canal P sub-50 nm" (PDF) . Transacciones IEEE en dispositivos electrónicos . 48 (5): 880–886. Código Bibliográfico : 2001ITED ... 48..880H . doi : 10.1109 / 16.918235 .
- ^ Vries, Hans de. "Chip Architect: Procesos de 130 nm de Intel y Motorola / AMD por ser revelados" . chip-architect.com . Consultado el 22 de abril de 2018 .
- ^ "Semiconductores NXP - Automotriz, Seguridad, IoT" . www.freescale.com . Consultado el 22 de abril de 2018 .
- ^ Rong, Haisheng; Liu, Ansheng; Jones, Richard; Cohen, Oded; Hak, Dani, Nicolaescu, Remus; Fang, Alexander; Paniccia, Mario (enero de 2005). "Un láser Raman totalmente de silicio" (PDF) . Naturaleza . 433 (7042): 292–294. doi : 10.1038 / nature03723 . PMID 15931210 . S2CID 4423069 .Mantenimiento de CS1: utiliza el parámetro de autores ( enlace )
- ^ "TSMC no tiene demanda de clientes por tecnología SOI - Fabtech - La fuente de información en línea para profesionales de semiconductores" . fabtech.org . Archivado desde el original el 28 de septiembre de 2007 . Consultado el 22 de abril de 2018 .
- ^ Chartered amplía el acceso al mercado de la fundición a la tecnología SOI de 90 nm de IBM
- ^ Madden, Joe. "RFFE de teléfono: MMPA, seguimiento de envolvente, ajuste de antena, FEM y MIMO " (PDF) . Expertos móviles. Archivado desde el original (PDF) el 4 de marzo de 2016 . Consultado el 2 de mayo de 2012 .
- ^ Reed, Graham T .; Knights, Andrew P. (5 de marzo de 2004). Silicon Photonics: una introducción . Wiley. ISBN 9780470870341. Consultado el 22 de abril de 2018 , a través de Google Books.
- ^ a b McLellan, Paul. "Silicio sobre aislante (SOI)" . Semiwiki . Consultado el 7 de marzo de 2021 .
- ^ Futuro, investigación de mercado (2021-02-17). "Se prevé que el mercado de silicio sobre aisladores (SoI) superará los USD 2.40 mil millones para 2026 | La región de APAC seguirá siendo pionera en la industria mundial del silicio sobre aisladores" . Sala de noticias GlobeNewswire . Consultado el 7 de marzo de 2021 .
enlaces externos
- Consorcio de la industria SOI : un sitio con amplia información y educación para la tecnología SOI
- Portal SOI IP : un motor de búsqueda para SOI IP
- AMDboard : un sitio con amplia información sobre la tecnología SOI
- Advanced Substrate News : un boletín informativo sobre la industria SOI, producido por Soitec
- MIGAS '04 - La séptima sesión de la Escuela Internacional de Verano MIGAS sobre Microelectrónica Avanzada, dedicada a la tecnología y los dispositivos SOI
- MIGAS '09 - 12ª sesión de la Escuela Internacional de Verano sobre Microelectrónica Avanzada: "Nanodispositivos de silicio sobre aisladores (SOI)"