Tecnología MOS 6510


El MOS Technology 6510 es un microprocesador de 8 bits diseñado por MOS Technology . Es una forma modificada del exitoso 6502 . El 6510 solo se usó ampliamente en la computadora doméstica Commodore 64 (C64) y sus variantes.

El cambio principal con respecto al 6502 fue la adición de un puerto de E / S de uso general de 8 bits , aunque solo seis pines de E / S estaban disponibles en la versión más común del 6510. Además, el bus de direcciones se podía hacer triestado .

En el C64, los pines de E / S adicionales del procesador se usaron para controlar el mapa de memoria de la computadora mediante la conmutación de banco y para controlar tres de las cuatro líneas de señal de la grabadora de cinta Datasette (el control del motor eléctrico, la detección de pulsaciones de teclas y escribir líneas de datos; la línea de lectura de datos fue a otro chip de E / S). Fue posible, escribiendo el patrón de bits correcto en el procesador en la dirección $ 01, exponer completamente casi los 64  KB completos de RAM en el C64, sin dejar ninguna ROM o hardware de E / S expuesto, excepto el puerto de E / S del procesador en sí y su registro direccional de datos. [1]

En 1985, MOS produjo el 8500 , una versión HMOS del 6510. Aparte de la modificación del proceso, es virtualmente idéntico a la versión NMOS del 6510. El 8500 fue diseñado originalmente para su uso en el C64 modernizado, el C64C. Sin embargo, en 1985, se encontraron cantidades limitadas de 8500 en C64 más antiguos basados ​​en NMOS. Finalmente hizo su debut oficial en 1987, apareciendo en una placa base con el nuevo chipset 85xx HMOS.

La variante 7501/8501 del 6510 se introdujo en 1984. [2] En comparación con el 6510, esta variante extiende el número de pines del puerto de E / S de 6 a 8, pero omite los pines para interrupción no enmascarable y salida de reloj. [3] Se usó en las computadoras domésticas C16 , C116 y Plus / 4 de Commodore , donde su puerto de E / S controlaba no solo el Datasette sino también la interfaz de bus CBM . La principal diferencia entre las CPU 7501 y 8501 es que se fabricaron con procesos ligeramente diferentes: 7501 se fabricó con HMOS-1 y 8501 con HMOS-2. [2]

La variante 8502 con capacidad de 2  MHz se utilizó en el Commodore 128 . Todas estas CPU son compatibles con el código de operación (incluidos los códigos de operación no documentados ). [4]


Imagen de las partes internas de un Commodore 64 que muestra la CPU 6510 (DIP de 40 pines, parte inferior izquierda). El chip de la derecha es el 6581 SID . La semana / año de producción (WWYY) de cada chip se indica debajo de su nombre.
Configuración de pines de la variación más común de la CPU 6510 (/ HALT en esta imagen se refiere al pin RDY)