El POWER6 es un microprocesador desarrollado por IBM que implementó el Power ISA v.2.03 . Cuando estuvo disponible en sistemas en 2007, sucedió al POWER5 + como el microprocesador Power insignia de IBM. Se afirma que es parte del proyecto eCLipz, y se dice que tiene el objetivo de converger el hardware del servidor de IBM donde sea práctico (de ahí "ipz" en el acrónimo: iSeries , pSeries y zSeries ). [1]
Información general | |
---|---|
Lanzado | 2007 |
Diseñada por | IBM |
Actuación | |
Max. Frecuencia de reloj de la CPU | 3,6 GHz a 5,0 GHz |
Cache | |
Caché L1 | 64 + 64 KB / núcleo |
Caché L2 | 4 MB / núcleo |
Caché L3 | 32 MB / chip (fuera de chip) |
Arquitectura y clasificación | |
Min. tamaño de la característica | 65 nanómetro |
Conjunto de instrucciones | Power ISA ( Power ISA v.2.05 ) |
Especificaciones físicas | |
Núcleos |
|
Historia | |
Predecesor | POTENCIA5 |
Sucesor | POTENCIA7 |
Historia
POWER6 se describió en la Conferencia Internacional de Circuitos de Estado Sólido (ISSCC) en febrero de 2006, y se agregaron detalles adicionales en el Foro de Microprocesadores en octubre de 2006 [2] y en la próxima ISSCC en febrero de 2007. Se anunció formalmente el 21 de mayo de 2007. [3] Fue lanzado el 8 de junio de 2007 a velocidades de 3.5, 4.2 y 4.7 GHz, [4] pero la compañía ha notado que los prototipos han alcanzado los 6 GHz. [5] POWER6 alcanzó el primer nivel de silicio a mediados de 2005, [6] y pasó a 5,0 GHz en mayo de 2008 con la introducción del P595. [7]
Descripción
El POWER6 es un procesador de doble núcleo . Cada núcleo es capaz de subprocesos múltiples simultáneos bidireccionales (SMT). El POWER6 tiene aproximadamente 790 millones de transistores y tiene un tamaño de 341 mm 2 fabricado en un proceso de 65 nm . Una diferencia notable con POWER5 es que POWER6 ejecuta las instrucciones en orden en lugar de fuera de orden . Este cambio a menudo requiere que se recompile el software para un rendimiento óptimo, pero el POWER6 aún logra mejoras de rendimiento significativas sobre el POWER5 + incluso con software sin modificar, según el ingeniero principal del proyecto POWER6. [4]
POWER6 también se aprovecha de ViVA-2 , Vi rtual V ector A rchitecture, que permite la combinación de varios nodos POWER6 para actuar como un único procesador vectorial . [8]
Cada núcleo tiene dos unidades enteras , dos unidades binarias de coma flotante , una unidad AltiVec y una novedosa unidad decimal de coma flotante. La unidad binaria de coma flotante incorpora "muchas microarquitecturas, lógica, circuito, pestillo y técnicas de integración para lograr [una] tubería de 6 ciclos, 13- FO4 ", según un documento de la empresa. [9] A diferencia de los servidores de la competencia de IBM, el POWER6 tiene soporte de hardware para aritmética decimal IEEE 754 e incluye la primera unidad de coma flotante decimal integrada en silicio. Más de 50 nuevas instrucciones de coma flotante manejan la matemática decimal y las conversiones entre binario y decimal . [10] Esta característica también se agregó al microprocesador z10 incluido en el System z10 . [8]
Cada núcleo tiene una caché de instrucciones asociativas de conjuntos de cuatro vías de 64 KB y una caché de datos de 64 KB de un diseño asociativo de conjuntos de ocho vías con una canalización de dos etapas que admite dos lecturas independientes de 32 bits o una escritura de 64 bits por ciclo. [9] Cada núcleo tiene una caché L2 unificada semiprivada de 4 MiB , donde a la caché se le asigna un núcleo específico, pero el otro tiene un acceso rápido a él. Los dos núcleos comparten una caché de 32 MiB L3 que está desconectada, utilizando un bus de 80 GB / s. [10]
POWER6 puede conectarse hasta con otros 31 procesadores mediante dos enlaces entre nodos (50 GB / s) y admite hasta 10 particiones lógicas por núcleo (hasta un límite de 254 por sistema). Hay una interfaz para un procesador de servicio que monitorea y ajusta el rendimiento y la energía de acuerdo con los parámetros establecidos. [11]
IBM también hace uso de una red de distribución de reloj de corrección de ciclo de trabajo de 5 GHz para el procesador. En la red, la empresa implementa un cable de distribución de cobre de 3 μm de ancho y 1,2 μm de espesor. El diseño POWER6 utiliza fuentes de alimentación dobles, una fuente lógica en el rango de 0,8 a 1,2 voltios y una fuente de alimentación SRAM de aproximadamente 150 mV más alta. [9]
Las características térmicas de POWER6 son similares a las de POWER5 . El Dr. Frank Soltis , científico jefe de IBM, dijo que IBM había resuelto los problemas de fuga de energía asociados con la alta frecuencia mediante el uso de una combinación de partes de 90 nm y 65 nm en el diseño de POWER6. [12]
POTENCIA6 +
El POWER6 + ligeramente mejorado se introdujo en abril de 2009, pero se había estado enviando en los sistemas Power 560 y 570 desde octubre de 2008. Agregó más claves de memoria para una partición de memoria segura , una característica tomada de los procesadores de mainframe de IBM . [13]
Productos
A partir de 2008[actualizar], la gama de sistemas POWER6 incluye modelos "Express" (520, 550 y 560) y modelos Enterprise (570 y 595). [14] Los distintos modelos de sistemas están diseñados para servir a empresas de cualquier tamaño. Por ejemplo, el 520 Express se comercializa para pequeñas empresas, mientras que el Power 595 se comercializa para grandes centros de datos multientorno. La principal diferencia entre los modelos Express y Enterprise es que estos últimos incluyen capacidades de Capacity Upgrade on Demand (CUoD) y procesadores de conexión en caliente y "libros" de memoria.
Nombre | Numero de enchufes | Numero de nucleos | Frecuencia de reloj de la CPU |
---|---|---|---|
520 expreso | 2 | 4 | 4,2 GHz o 4,7 GHz |
550 expreso | 4 | 8 | 4,2 GHz o 5,0 GHz |
560 expreso | 8 | dieciséis | 3,6 GHz |
570 | 8 | dieciséis | 4,4 GHz o 5,0 GHz |
570 | dieciséis | 32 | 4,2 GHz |
575 | dieciséis | 32 | 4,7 GHz |
595 | 32 | 64 | 4,2 GHz o 5,0 GHz |
IBM también ofrece cuatro servidores blade basados en POWER6 . [15] Las especificaciones se muestran en la siguiente tabla.
Nombre | Numero de nucleos | Frecuencia de reloj de la CPU | Se requieren ranuras para cuchillas |
---|---|---|---|
BladeCenter JS12 | 2 | 3,8 GHz | 1 |
BladeCenter JS22 | 4 | 4.0 GHz | 1 |
BladeCenter JS23 | 4 | 4,2 GHz | 1 |
BladeCenter JS43 | 8 | 4,2 GHz | 2 |
Todos los blades admiten AIX, iy Linux. El chasis BladeCenter S y H es compatible con blades que ejecutan AIX, iy Linux. Los chasis BladeCenter E, HT y T admiten blades que ejecutan AIX y Linux, pero no i.
En la conferencia SuperComputing 2007 (SC07) en Reno se reveló un nuevo Power 575 refrigerado por agua. El 575 está compuesto por "nodos" de 2U cada uno con 32 núcleos POWER6 a 4,7 GHz con hasta 256 GB de RAM. Se pueden instalar hasta 448 núcleos en un solo marco.
Nombre | Numero de nucleos | Frecuencia de reloj de la CPU | Numero de controladores |
---|---|---|---|
DS8700 | 2, 4 | 4,7 GHz | 1, 2 |
DS8800 | 2, 4, 8 | 5,0 GHz | 1, 2 |
Ver también
- Microprocesadores IBM POWER
- POTENCIA7
- z10 , un procesador de mainframe que comparte mucha tecnología con el POWER6.
Referencias
- ^ "Una hoja de ruta de mainframe" . Investigación de Isham. Archivado desde el original el 3 de marzo de 2016.
- ^ David Kanter (16 de octubre de 2006). "Fall Processor Forum 2006: IBM's POWER6" . Tecnologías del mundo real.
- ^ "IBM libera el chip más rápido del mundo en una computadora nueva y poderosa" (Comunicado de prensa). IBM .
- ^ a b "Hardware del sistema IBM POWER" . IBM . Consultado el 9 de octubre de 2008 .
- ^ "Procesadores IBM Power6 para alcanzar 5.6GHz" . El registro . Consultado el 7 de febrero de 2006 .
- ^ "Power6 de IBM obtiene primer silicio como Power5 + Telares" . IT Jungle. Archivado desde el original el 25 de noviembre de 2005 . Consultado el 22 de agosto de 2005 .
- ^ "IBM golpea a sus rivales con la bestia Power6 de 5.0GHz" . El registro . Consultado el 12 de octubre de 2008 .
- ^ a b "Un eCLipz se cierne sobre el horizonte" . Tecnologías del mundo real . Consultado el 19 de diciembre de 2005 .
- ^ a b c "IBM Tips Power6 Processor Architecture" . InformationWeek . Consultado el 6 de febrero de 2006 .
- ^ a b "Foro de procesadores de otoño: Power6 a 5 GHz" . Heinz Heise . Archivado desde el original el 16 de noviembre de 2007 . Consultado el 12 de octubre de 2006 .
- ^ "IBM pone Power6 de doble núcleo más allá de 4GHz" . EE Times . Consultado el 10 de octubre de 2006 .
- ^ Roger Howorth (8 de febrero de 2006). "El procesador IBM Power6 funcionará a 4GHz en 2007" . Semana de TI . Archivado desde el original el 26 de septiembre de 2007 . Consultado el 11 de julio de 2007 .
- ^ "Descripción general del anuncio de IBM Power Systems" (PDF) . IBM . 28 de abril de 2009. Archivado desde el original (PDF) el 13 de mayo de 2011 . Consultado el 6 de marzo de 2018 .
- ^ http://www-03.ibm.com/systems/power/hardware/
- ^ http://www-03.ibm.com/systems/power/hardware/blades/index.html
enlaces externos
- Kit de prensa de IBM POWER6
- Power6 de IBM duplica la velocidad
- "IBM libera el chip más rápido del mundo en una computadora nueva y poderosa" (Comunicado de prensa). IBM. 21 de mayo de 2007.
- Informe de InformationWeek sobre el anuncio de Power6
- Real World Tech, 19 de diciembre de 2005
- InformationWeek, 6 de febrero de 2006
- C | Net, 10 de octubre de 2006
- Heise Online, 12 de octubre de 2006
- Fall Processor Forum 2006: IBM's POWER6, Real World Tech, 16 de octubre de 2006
- Arstechnica, 19 de octubre de 2006
- Arstechnica, 12 de febrero de 2007
- Arstechnica, 21 de mayo de 2007
Lectura recomendada
- POWER Roadmap, IBM, octubre de 2006
- MJ Mack; WM Sauer; SB Swaney; BG Mealey (noviembre de 2007). "Fiabilidad IBM POWER6". Revista de investigación y desarrollo de IBM . 51 (6): 763–774. doi : 10.1147 / rd.516.0763 .
- R. Berridge; RM Averill; AE Barish; MA Bowen; PJ Camporese; J. DiLullo; PE Dudley; J. Keinert; DW Lewis; RD Morel; T. Rosser; NS Schwartz; P. Shephard; HH Smith; D. Thomas; PJ Restle; JR Ripley; SL Runyon; PM Williams (noviembre de 2007). "Diseño físico del microprocesador IBM POWER6 y metodología de diseño". Revista de investigación y desarrollo de IBM . 51 (6): 685–714. doi : 10.1147 / rd.516.0685 .
- H. -Y. McCreary; MA Broyles; MS Floyd; AJ Geissler; SP Hartman; FL Rawson; TJ Rosedahl; JC Rubio; MS Ware (noviembre de 2007). "EnergyScale para sistemas basados en microprocesador IBM POWER6". Revista de investigación y desarrollo de IBM . 51 (6): 775–786. doi : 10.1147 / rd.516.0775 .
- MS Floyd; S. Ghiasi; TW Keller; K. Rajamani; FL Rawson; JC Rubio; MS Ware (noviembre de 2007). "Soporte de gestión de energía del sistema en el microprocesador IBM POWER6". Revista de investigación y desarrollo de IBM . 51 (6): 733–746. CiteSeerX 10.1.1.128.8084 . doi : 10.1147 / rd.516.0733 .
- HQ Le; WJ Starke; JS Fields; FP O'Connell; DQ Nguyen; BJ Ronchetti; WM Sauer; EM Schwarz; MT Vaden (noviembre de 2007). "Microarquitectura IBM POWER6". Revista de investigación y desarrollo de IBM . 51 (6): 639–662. CiteSeerX 10.1.1.115.6020 . doi : 10.1147 / rd.516.0639 .
- DW Plass; YH Chan (noviembre de 2007). "Matrices IBM POWER6 SRAM". Revista de investigación y desarrollo de IBM . 51 (6): 747–756. doi : 10.1147 / rd.516.0747 .
- L. Eisen; JW Ward; H. -W. Tast; N. Mading; J. Leenstra; SM Mueller; C. Jacobi; J. Preiss; EM Schwarz; SR Carlough (noviembre de 2007). "Aceleradores IBM POWER6: VMX y DFU". Revista de investigación y desarrollo de IBM . 51 (6): 1–21. CiteSeerX 10.1.1.128.3776 . doi : 10.1147 / rd.516.0663 .
- "PODER: La Sexta Generación". (30 de octubre de 2006). Informe del microprocesador .