TILE Pro 64 es un procesador multinúcleo VLIW ISA ( procesador Tile ) fabricado por Tilera . Consiste en una red de malla coherente de caché de 64 "mosaicos", donde cada mosaico aloja un procesador de propósito general , caché y un enrutador sin bloqueo , que el mosaico utiliza para comunicarse con los otros mosaicos en el procesador.
Información general | |
---|---|
Lanzado | 2008 |
Fabricante (s) común (es) | |
Actuación | |
Max. Frecuencia de reloj de la CPU | 600 MHz a 866 MHz |
Arquitectura y clasificación | |
Min. tamaño de la característica | 90 nm |
Especificaciones físicas | |
Núcleos |
|
Los núcleos de canalización corta , en orden y de tres problemas implementan un conjunto de instrucciones VLIW . Cada núcleo tiene un archivo de registro y tres unidades funcionales: dos unidades aritméticas lógicas enteras y una unidad de almacenamiento de carga . Cada uno de los núcleos ("mosaico") tiene sus propios cachés L1 y L2 más un caché L3 virtual general que es un agregado de todos los cachés L2. [1] Un núcleo puede ejecutar un sistema operativo completo por sí solo o se pueden usar múltiples núcleos para ejecutar un sistema operativo simétrico de multiprocesamiento.
TILE Pro 64 tiene cuatro controladores DDR2 de hasta 800 MT / s, dos interfaces XAUI Ethernet de 10 gigabits , dos interfaces PCIe de cuatro carriles y una interfaz de entrada / salida "flexible", que se puede configurar por software para manejar una serie de protocolos. El procesador se fabrica mediante un proceso de 90 nm y funciona a velocidades de 600 a 866 MHz.
Según la compañía, Tilera apunta el chip a los mercados de equipos de red, video digital e infraestructura inalámbrica donde las demandas de procesamiento informático son altas. [2] Más recientemente, Tilera ha posicionado este procesador en el espacio de la computación en nube con un servidor 2U de 8 procesadores (512 núcleos) construido por Quanta Computer. [3]
TILE Pro fue compatible con el kernel de Linux desde la versión 2.6.36 hasta la versión 4.16.
Tecnología
Varias fuentes han indicado las especificaciones de los procesadores de la familia TILE Pro :
- 64 núcleos de procesador RISC
- Instrucción L1 de 16 KB y caché de datos L1 de 8 KB por núcleo
- 64 KB de caché L2 por núcleo
- La caché L3 de 4 MB se logra mediante el uso compartido de otras cachés L2 de mosaicos con coherencia administrada por hardware
- Proceso de fabricación de 90 nm en TSMC
- 4 controladores de memoria integrados que admiten DDR2 SDRAM de hasta 800 MT / s
- admite hasta 64 GB de memoria DDR2 adjunta
- E / S de alta velocidad integradas
- Dos interfaces PCI Express Gen1 de 4 carriles , con capacidad de raíz o de punto final
- Dos interfaces Ethernet XAUI de 10 Gbit / s
- Dos interfaces Ethernet RGMII de 10/100/1000 Mbit / s
- Consumo de energía en el rango de 19 a 23 vatios
La familia TILE Pro incorpora una serie de mejoras sobre la familia TILE64 de primera generación de Tilera :
- Sistema de "caché dinámica distribuida" (DDC) que utiliza una red de malla separada para administrar la coherencia de la caché
- La E / S "TileDirect" permite la transferencia directa de datos de red de forma coherente a las cachés del procesador
- Duplique la caché de instrucciones L1 (de 8KB a 16KB), duplique la asociatividad L2
- "Creación de bandas" de memoria en las interfaces DDR2 para equilibrar la carga
- Mejoras en el conjunto de instrucciones para multimedia, acceso a datos no alineados, instrucciones de almacenamiento / carga de compensación y sugerencias de acceso a la memoria
La empresa de software de red 6WIND proporciona un software de procesamiento de paquetes de alto rendimiento para la plataforma TILE Pro 64. [4]
Referencias
- ^ Hodgin, Rick (21 de septiembre de 2008). "Tilera se vuelve Pro con TILE Pro 64" . tgdaily.com.
- ^ Demerjian, Charlie (22 de septiembre de 2008). "Tilera lanza un segundo chip de 64 núcleos" . El indagador. Archivado desde el original el 25 de septiembre de 2009.CS1 maint: URL no apta ( enlace )
- ^ Demerjian, Charlie (23 de junio de 2010). "Tilera se mete en el negocio de los servidores en la nube" . Semi-exacto.
- ^ http://www.6wind.com/wp-content/uploads/PDF/press/2011/6WIND-announces-availability-of-Tilera-TilePro64-support.pdf
enlaces externos
- Sitio web de Tilera
- https://www.theregister.co.uk/2008/09/23/tilera_cpu_upgrade/
- [1]